[发明专利]低功耗全差分双模前置分频器有效

专利信息
申请号: 200910076852.8 申请日: 2009-01-22
公开(公告)号: CN101789786A 公开(公告)日: 2010-07-28
发明(设计)人: 颜小舟;邝小飞;吴南健 申请(专利权)人: 中国科学院半导体研究所
主分类号: H03L7/193 分类号: H03L7/193;H03K21/02;H03K21/10
代理公司: 中科专利商标代理有限责任公司 11021 代理人: 周国城
地址: 100083 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 功耗 全差分 双模 前置 分频器
【权利要求书】:

1.一种全差分双模前置分频器,其特征在于,该全差分双模前置分 频器由一个全差分2/3分频器、N-1级串联的全差分2分频器列和N-1级 串联的全差分与非门列构成,全差分2/3分频器的输出与N-1级全差分2 分频器串接,全差分2/3分频器的输入与N-1级全差分与非门串接,实现 2N或2N+1的双模分频,N为自然数;

其中,所述全差分2/3分频器由两个具有或非逻辑功能的高速全差分 D触发器构成,该D触发器具有两个差分数据输入端A和B以及一个差 分时钟输入CLK,其中差分时钟输入CLK为时钟CLKP和时钟CLKN, 当时钟CLKP下降沿到来时,D触发器将输出A和B的或非逻辑;

在最后一级2分频器的差分输出连接一个缓冲器,用于将差分信号转 换为单端信号,该缓冲器的电源电压为标准数字电路的电源电压,能够实 现与标准电压单端输入的数字电路模块的接口;

所述全差分2/3分频器首先利用两个具有或非逻辑功能的高速全差分 D触发器实现一个2/3分频的模块,其次全差分2/3分频器的输出与N-1 级全差分2分频器串接,全差分2/3分频器的输入与N-1级全差分与非门 串接,以实现2N或2N+1的双模分频;全差分双模前置分频器利用串接的 级数的不同,能够实现不同N值的双模分频,通过采用一个差分输入单端 输出的缓冲器,实现该前置分频器与标准电压单端输入的数字模块的接口。

2.根据权利要求1所述的全差分双模前置分频器,其特征在于,所 述具有或非逻辑功能的高速全差分D触发器由一个具有或非功能的全差 分锁存器和一个普通全差分锁存器级连构成,当时钟CLKP下降沿到来时, 输出端将输出A、B端的或非逻辑。

3.根据权利要求1所述的全差分双模前置分频器,其特征在于,所 述两个D触发器的时钟输入为整个全差分双模前置分频器的信号输入。

4.根据权利要求1所述的全差分双模前置分频器,其特征在于,在 所述串联的全差分2分频器和所述全差分与非门列中各采用两种不同结构 的电路:工作在高频率下的2分频器和与非门,以及工作在低频率下的2 分频器和与非门。

5.根据权利要求1所述的全差分双模前置分频器,其特征在于,在 最后一级与非门的输入端连接一个差分信号MOD,以控制全差分双模前 置分频器在2N和2N+1分频模式间切换。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院半导体研究所,未经中国科学院半导体研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200910076852.8/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top