[发明专利]半导体器件和用于半导体器件的时序调整方法无效
申请号: | 200910133520.9 | 申请日: | 2009-04-10 |
公开(公告)号: | CN101557212A | 公开(公告)日: | 2009-10-14 |
发明(设计)人: | 高桥弘行 | 申请(专利权)人: | 恩益禧电子股份有限公司 |
主分类号: | H03K5/13 | 分类号: | H03K5/13;H03K19/003 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 孙志湧;穆德骏 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体器件 用于 时序 调整 方法 | ||
1.一种半导体器件,包括:
延迟电路,所述延迟电路被构造为基于内部设置数据延迟输入信号,以输出作为时序信号;
延迟确定部件,所述延迟确定部件被构造为基于多个延迟信号确定通过延迟时序信号获得的多个延迟信号中的每一个的延迟状态;以及
程序部件,所述程序部件被构造为基于延迟状态改变内部设置数据。
2.根据权利要求1所述的半导体器件,其中所述延迟确定部件包括:
延迟信号产生部件,所述延迟信号产生部件被构造为顺序地延迟所述时序信号以产生多个延迟信号;以及
延迟评估部件,所述延迟评估部件被构造为基于多个延迟信号确定多个延迟信号中的每一个的延迟状态。
3.根据权利要求2所述的半导体器件,其中所述延迟信号产生部件包括n个延迟单元,其中n是自然数,并且
所述n个延迟单元中的第一个延迟单元延迟时序信号以产生第一延迟信号,并且
所述n个延迟单元的第i个延迟单元延迟第(i-1)个延迟信号以产生第i个延迟信号,其中i是满足2≤i≤n的整数。
4.根据权利要求3所述的半导体器件,其中所述延迟评估部件确定在预定时序所述n个延迟单元中的每一个的输出状态作为延迟状态。
5.根据权利要求3所述的半导体器件,其中在所述n个延迟单元当中,用于延迟信号的组件基本上相同。
6.根据权利要求5所述的半导体器件,其中在所述n个延迟单元和所述延迟电路当中,所述组件基本上相同。
7.根据权利要求1至6的任意一项所述的半导体器件,其中所述延迟电路包括延迟输入信号的电阻器件。
8.根据权利要求1至6的任意一项所述的半导体器件,其中所述程序部件还基于内部设置数据的改变之后实现的延迟状态来改变内部设置数据,从而时序信号接近最优信号。
9.一种调整半导体器件的时序的方法,包括:
通过延迟电路基于内部设置数据延迟输入信号,以输出作为时序信号;
基于多个延迟信号确定通过顺序地延迟时序信号获得的多个延迟信号中的每一个的延迟状态;以及
基于延迟状态改变内部设置数据,从而时序信号接近最优信号。
10.根据权利要求9所述的方法,其中所述确定包括:
通过顺序地延迟时序信号,产生多个延迟信号;以及
基于多个延迟信号,确定多个延迟信号中的每一个的延迟状态。
11.根据权利要求10所述的方法,其中所述产生包括:
通过由n个延迟单元中的第一个延迟单元延迟时序信号,产生第一延迟信号,其中n是自然数;以及
通过由所述n个延迟单元中的第i个延迟单元延迟第(i-1)个延迟信号,产生第i个延迟信号,其中i是满足2≤i≤n的整数。
12.根据权利要求11所述方法,其中所述确定包括:
确定在预定时序所述n个延迟单元的输出中的每一个的状态作为延迟状态。
13.根据权利要求11所述的方法,其中所述n个延迟单元中的每一个产生相同时段的延迟。
14.根据权利要求9至13的任意一项所述的方法,还包括:
基于所述改变内部设置数据之后实现的延迟状态来改变内部设置数据,从而时序信号接近最优信号。
15.一种半导体器件,包括:
第一电路,所述第一电路被构造为根据输入信号产生多个输出信号;以及
确定电路,所述确定电路被构造为基于预定时段期间多个输出信号的状态来调整输入信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩益禧电子股份有限公司,未经恩益禧电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910133520.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:快速固结吹填超细粒土地基的施工方法
- 下一篇:一种单锭单控制智能空气包覆纱机