[发明专利]脉冲干扰消除电路有效
申请号: | 200910134416.1 | 申请日: | 2009-04-09 |
公开(公告)号: | CN101860351A | 公开(公告)日: | 2010-10-13 |
发明(设计)人: | 黄鼎钧;陈冠宇;张原熏 | 申请(专利权)人: | 智原科技股份有限公司 |
主分类号: | H03K5/01 | 分类号: | H03K5/01 |
代理公司: | 北京中原华和知识产权代理有限责任公司 11019 | 代理人: | 寿宁;张华辉 |
地址: | 中国台湾新*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 脉冲 干扰 消除 电路 | ||
1.一种脉冲干扰消除电路,其特征在于包括:
多个信号传送单元,所述的信号传送单元彼此串联以形成一信号传送单元串列,而所述的信号传送单元串列的第一个信号传送单元接收一数字信号,其中所述的信号传送单元的其中一者包括:
一第一开关,其第一端耦接至所述的信号传送单元串列中的前一级信号传送单元,其中当所述的数字信号为一第一逻辑时,所述的第一开关为不导通,当所述的数字信号为一第二逻辑时,所述的第一开关为导通;
一第一延迟电路,其输入端耦接至所述的第一开关的第二端;以及
一第二开关,耦接于所述的第一延迟电路的输出端与一第一电压之间,其中当所述的数字信号为所述的第一逻辑时,所述的第二开关为导通,当所述的数字信号为所述的第二逻辑时,所述的第二开关为不导通。
2.根据权利要求1所述的脉冲干扰消除电路,其特征在于其中所述的第一延迟电路包括:
一第一电阻,其第一端耦接所述的第一开关的第二端;以及
一第一电容,耦接于所述的第一电阻的第二端与一第二电压之间。
3.根据权利要求1所述的脉冲干扰消除电路,其特征在于其中每一所述的信号传送单元更包括一缓冲器,其输入端耦接所述的第一延迟电路的输出端,而所述的缓冲器的输出端耦接至所述的信号传送单元串列中的下一级信号传送单元。
4.根据权利要求1所述的脉冲干扰消除电路,其特征在于其中每一所述的信号传送单元更包括:
一第一反相器,其输入端耦接所述的第一延迟电路的输出端;
一第三开关,其第一端耦接所述的第一反相器的输出端,其中当所述的数字信号为所述的第一逻辑时,所述的第三开关为不导通,当所述的数字信号为所述的第二逻辑时,所述的第三开关为导通;
一第二延迟电路,其输入端耦接至所述的第三开关的第二端;
一第四开关,耦接于所述的第二延迟电路的输出端与一第三电压之间,其中当所述的数字信号为所述的第一逻辑时,所述的第四开关为导通,当所述的数字信号为所述的第二逻辑时,所述的第四开关为不导通;以及
一第二反相器,其输入端耦接所述的第二延迟电路的输出端,而所述的第二反相器的输出端耦接至所述的信号传送单元串列中的下一级信号传送单元。
5.根据权利要求4所述的脉冲干扰消除电路,其特征在于其中所述的第二延迟电路包括:
一第二电阻,其第一端耦接所述的第三开关的第二端;以及
一第二电容,耦接于所述的第二电阻的第二端与所述的第二电压之间。
6.根据权利要求5所述的脉冲干扰消除电路,其特征在于其中所述的第二电压为一接地电压。
7.根据权利要求4所述的脉冲干扰消除电路,其特征在于其中所述的第一电压及所述的第三电压分别为一接地电压及一系统电压。
8.根据权利要求4所述的脉冲干扰消除电路,其特征在于其中所述的第一及所述的第三开关皆为一传输门。
9.根据权利要求4所述的脉冲干扰消除电路,其特征在于其中所述的第二及所述的第四开关分别为一N型金属氧化物半导体晶体管及一P型金属氧化物半导体晶体管。
10.根据权利要求1所述的脉冲干扰消除电路,其特征在于其中所述的第一逻辑及所述的第二逻辑分别为一逻辑低准位及一逻辑高准位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于智原科技股份有限公司,未经智原科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910134416.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:数模混合芯片中的时钟电路控制装置及方法
- 下一篇:数字控制频率产生装置