[发明专利]延迟模块和方法、时钟检测装置及数字锁相环有效
申请号: | 200910135287.8 | 申请日: | 2009-05-12 |
公开(公告)号: | CN101562440A | 公开(公告)日: | 2009-10-21 |
发明(设计)人: | 万辰 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H03K5/13 | 分类号: | H03K5/13;H03L7/089 |
代理公司: | 北京同立钧成知识产权代理有限公司 | 代理人: | 刘 芳 |
地址: | 518129广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 延迟 模块 方法 时钟 检测 装置 数字 锁相环 | ||
1.一种延迟模块,其特征在于,包括:
第一延迟单元、第二延迟单元和反相器;
第一延迟单元和第二延迟单元各自由两个具有反相作用的逻辑门组成,分别为:用于选通的逻辑门和用于延迟的逻辑门,用于选通的逻辑门的输出端和用于延迟的逻辑门的输入端电性连接;
所述第一延迟单元的用于选通的逻辑门的输入端与反相器的输出端电性连接,所述第一延迟单元的用于延迟的逻辑门的输出端和所述第二延迟单元的用于延迟的逻辑门的输入端电性连接,所述反相器的输入端与第二延迟单元的用于选通的逻辑门的输入端电性连接;
所述反相器的输入端用于输入待延迟的时钟信号,所述第二延迟单元的用于延迟的逻辑门用于输出延迟后的时钟信号。
2.根据权利要求1所述的延迟模块,其特征在于,还包括:
与所述反相器具有相同延迟时间的缓冲器,所述缓冲器电性连接所述反相器的输入端和第二延迟单元的用于选通的逻辑门的输入端。
3.根据权利要求1所述的延迟模块,其特征在于,还包括:
N个第三延迟单元和M个第四延迟单元,其中,N、M为自然数,且N和M相等或者N和M顺序相邻;
每个第三延迟单元和每个第四延迟单元各自由两个具有反相作用的逻辑门组成,分别为:用于选通的逻辑门和用于延迟的逻辑门,用于选通的逻辑门的输出端和用于延迟的逻辑门的输入端电性连接;
所述N个第三延迟单元的用于选通的逻辑门的输入端分别与反相器的输出端电性连接,所述M个第四延迟单元的用于选通的逻辑门的输入端分别与第二延迟单元的用于选通的逻辑门的输入端电性连接;所述M个第四延迟单元的用于延迟的逻辑门与所述N个第三延迟单元的用于延迟的逻辑门之间交替级联,所述第一延迟单元的用于延迟的逻辑门的输入端与级联方向输出端的第四延迟单元中的用于延迟的逻辑门的输出端电性连接。
4.根据权利要求3所述的延迟模块,其特征在于,所述逻辑门为与非门、或非门、或者为非门。
5.根据权利要求4所述的延迟模块,其特征在于:
所述逻辑门为与非门,所述延迟模块还包括选择器;
当M不为0且N大于等于M时,级联方向输入端为第三延迟单元,所述选择器的输出端与级联方向输入端的第三延迟单元的用于延迟的逻辑门的输入端电性连接;当M不为0且N小于M时,级联方向输入端为第四延迟单元所述选择器的输出端与所述级联方向输入端的第四延迟单元的用于延迟的逻辑门的输入端电性连接;当M为0时,所述选择器的输出端与所述第一延迟单元的用于延迟的逻辑门的输入端电性连接;
所有用于选通的逻辑门的输入端还用于输入选通信号,所述选通信号用于得到被选通的延迟单元,所述选择器用于使被选通的延迟单元的用于延迟的逻辑门起反相作用。
6.根据权利要求3所述的延迟模块,其特征在于,还包括:与所述反相器具有相同延迟时间的缓冲器,所述缓冲器电性连接所述反相器的输入端和M个第四延迟单元的用于选通的逻辑门的输入端。
7.一种延迟方法,其特征在于,包括:
当选通的延迟单元的个数为偶数时,将待延迟的时钟信号经过反相器及选通的延迟单元后输出;
当选通的延迟单元的个数为奇数时,将待延迟的时钟信号经过选通的延迟单元后输出;
其中,每个延迟单元各自由具有反相作用的用于选通的逻辑门和用于延迟的逻辑门组成,各延迟单元的用于选通的逻辑门的输出端和用于延迟的逻辑门的输入端电性连接,各延迟单元的用于延迟的逻辑门级联。
8.根据权利要求7所述的延迟方法,其特征在于:所述将待延迟的时钟信号经过选通的延迟单元后输出包括,将待延迟的时钟信号进行缓冲处理,将缓冲处理后的时钟信号经过选通的延迟单元后输出,所述缓冲处理的延迟时间与待延迟的时钟信号经过反相器的延迟时间相等。
9.一种时钟检测装置,用于检测待检测的时钟周期,其特征在于,包括权利要求1-6任一所述的延迟模块,还包括:调节模块,所述调节模块包括至少一个的调节单元,每个调节单元包括非门和选择反相器,调节单元的非门的输出端与选择反相器的一个输入端电性连接;调节单元的非门互相级联,调节单元的选择反相器互相级联;所述调节单元的非门的输入端用于输入待检测的时钟信号,所述选择反相器用于输出延迟后的待检测的时钟信号给所述延迟模块,作为所述延迟模块的待延迟时钟信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910135287.8/1.html,转载请声明来源钻瓜专利网。