[发明专利]资源复用的浮点SIMD指令的执行装置无效
申请号: | 200910155140.5 | 申请日: | 2009-12-03 |
公开(公告)号: | CN102087590A | 公开(公告)日: | 2011-06-08 |
发明(设计)人: | 傅可威;高金加;孟建熠;严晓浪 | 申请(专利权)人: | 浙江大学 |
主分类号: | G06F7/57 | 分类号: | G06F7/57;G06F9/38 |
代理公司: | 杭州天正专利事务所有限公司 33201 | 代理人: | 王兵;王利强 |
地址: | 310027 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 资源 浮点 simd 指令 执行 装置 | ||
1.一种资源复用的浮点SIMD指令的执行装置,该执行装置包括:
尾数取补码电路,用于将操作数尾数取补码,统一加减法运算逻辑,包括双精度浮点数的取补加法器,单精度指令复用双精度浮点数的取补加法器的低路;
指数相减电路,用于得到两组操作数的指数差和大小关系,为尾数对阶移位电路准备控制信号,包括指数相减加法器,所述指数相减加法器分为高路和低路,单精度指令复用指数相减加法器的低路;
尾数对阶移位电路,用于选择较小的操作数尾数进行对阶移位,使得浮点加减法的两个操作数指数相等,提供尾数相加电路的输入数据,包括双精度浮点数的尾数对阶移位器,所述尾数对阶移位器包括高路的尾数对阶小移位器和低路的尾数对阶小移位器,单精度指令复用低路的尾数对阶小移位器,
尾数相加电路,用于完成两个操作数尾数的相加,得到补码表示的尾数和,为舍入操作做准备,包括双精度尾数相加加法器,单精度指令复用所述双精度尾数相加加法器的低路;
尾数和舍入操作电路,用于完成浮点加减法的舍入操作,包括双精度舍入加法器,单精度指令复用所述双精度舍入加法器;
结果封装电路,用于对尾数和和指数进行规格化调整,将运算结果表示成规格化的浮点形式,包括双精度尾数和规格化调整的大移位器,所述大移位器包括低路规格化小移位器和高路规格化小移位器,单精度指令复用低路规格化小移位器;还包括指数规格化调整加法器,所述指数规格化调整加法器包括低路指数规格化加法器和高路指数规格化加法器,单精度指令复用低路指数规格化加法器;
其特征在于:所述执行装置还包括SIMD逻辑运算指令;
在所述尾数取补码电路中,SIMD逻辑运算指令的低路操作数的尾数取补码操作复用双精度浮点数的取补加法器的低路,SIMD逻辑运算指令的高路操作数的尾数取补码操作复用双精度浮点数的取补加法器的高路;
在所述指数相减电路中,SIMD逻辑运算指令的低路操作数的指数相减操作复用双精度浮点数的指数相减加法器的低路,SIMD逻辑运算指令的高路操作数的指数相减操作复用双精度浮点数的指数相减加法器的高路;
在所述尾数对阶移位电路中,SIMD逻辑运算指令的低路操作数的尾数对阶移位操作复用双精度浮点数的尾数对阶移位器低路的小尾数对阶移位器,SIMD逻辑运算指令的高路操作数的尾数对阶移位操作复用双精度浮点数的数相减加法器高路的小尾数对阶移位器;
在所述尾数相加电路中,SIMD逻辑运算指令的低路操作数的尾数相加操作复用双精度浮点数的尾数相加加法器的低路,SIMD逻辑运算指令的高路操作数的尾数相加操作复用双精度浮点数的尾数相加加法器的高路;
在所述尾数和舍入操作电路中,SIMD逻辑运算指令的低路操作数的尾数和舍入操作复用双精度舍入加法器的低路,SIMD逻辑运算指令的高路操作数的尾数和舍入操作复用双精度舍入加法器的高路;
在所述结果封装电路中,SIMD逻辑运算指令的低路操作数的对尾数和进行规格化调整操作复用低路小规格化移位器,SIMD逻辑运算指令的高路操作数的对尾数和进行规格化调整操作复用高路小规格化移位器;SIMD逻辑运算指令的低路操作数的对指数进行规格化调整操作复用低路规格化加法器,SIMD逻辑运算指令的高路操作数的对指数进行规格化调整操作复用高路规格化加法器。
2.如权利要求1所述的资源复用的浮点SIMD指令的执行装置,其特征在于:所述执行装置还包括:符号位调整电路,用于针对浮点操作数的符号位进行取反或置0。
3.如权利要求1所述的资源复用的浮点SIMD指令的执行装置,其特征在于:所述SIMD逻辑运算指令包括浮点加法SIMD指令或者浮点减法SIMD指令。
4.如权利要求2所述的资源复用的浮点SIMD指令的执行装置,其特征在于:所述SIMD逻辑运算指令包括浮点取绝对值SIMD指令或者浮点取反SIMD指令。
5.如权利要求1-4之一所述的所述的资源复用的浮点SIMD指令的执行装置,其特征在于:所述执行装置还包括:预数零逻辑电路,用于计算尾数和中第一个1出现时的偏移量。
6.如权利要求1-4之一所述的所述的资源复用的浮点SIMD指令的执行装置,其特征在于:双精度指令复用所述指数相减加法器的低路和部分高路,双精度指令复用低路指数规格化加法器和部分的高路指数规格化加法器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910155140.5/1.html,转载请声明来源钻瓜专利网。