[发明专利]D/A转换器电路和数字输入D类放大器有效
申请号: | 200910170607.3 | 申请日: | 2009-08-28 |
公开(公告)号: | CN101662287A | 公开(公告)日: | 2010-03-03 |
发明(设计)人: | 川合博贤;辻信昭;森岛守人;大谷洋平 | 申请(专利权)人: | 雅马哈株式会社 |
主分类号: | H03M1/66 | 分类号: | H03M1/66;H03F3/217 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 李 佳;穆德骏 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 转换器 电路 数字 输入 放大器 | ||
1.一种数字输入D类放大器,包括:解码器,输出多系列的时间 序列数字信号,所述时间序列数字信号具有与输入数字信号相符合的 “1”或“0”的密度;和误差积分器,对从所述解码器输出的多系列 的时间序列数字信号之和与待提供给负载的驱动波形之间的差进行积 分;并且,所述数字输入D类放大器对所述负载进行驱动;
其特征在于,
所述数字输入D类放大器还具备抖动信号生成器,所述抖动信号 生成器输出作为交流信号的抖动信号以及与所述抖动信号反相的反转 抖动信号;
所述解码器,将包含所述抖动信号的成分的输入数字信号作为处 理对象,输出具有与作为处理对象的输入数字信号相符合的“1”的密 度的多系列的正相时间序列数字信号DP(k)和具有与所述输入数字信 号相符合的“0”的密度的多系列的反相时间序列数字信号DP(k),其 中,k=0至M-1、M是2以上的整数;
所述误差积分器具备具有正相输入端子和负相输入端子的差分放 大器;
在所述解码器与所述误差积分器之间设置模拟加法器,该模拟加 法器将所述多系列的正相时间序列数字信号DP(k)(k=0至M-1)和所 述反转抖动信号分别转换为模拟信号并进行相加,将作为相加结果的 正相输入模拟信号提供给所述误差积分器的差分放大器的正相输入端 子,并且,将所述多系列的负相时间序列数字信号DN(k)(k=0至M-1) 和所述抖动信号分别转换为模拟信号并进行相加,将作为相加结果的 负相输入模拟信号提供给所述误差积分器的差分放大器的负相输入端 子。
2.如权利要求1所述的数字输入D类放大器,其中,
所述模拟加法器具有多个电压-电流转换部分,所述多个电压-电流 转换部分分别输出与多个输入信号中的每个相符合的电流,并且将从 所述多个电压-电流转换部分输出的电流相加以成为组合电流并输出所 述组合电流。
3.如权利要求1所述的数字输入D类放大器,其中,
所述模拟加法器将与多个输入信号中的每个相符合的电压相加以 成为组合电压,并且输出与所述组合电压相符合的电流。
4.如权利要求1所述的数字输入D类放大器,其中,
所述模拟加法器具有多个开关电容器电路,所述开关电容器电路 生成与多个输入信号中的每个相符合的电荷并且输出通过所述多个开 关电容器电路输出的电流的和。
5.如权利要求1所述的数字输入D类放大器,其中,所述解码器 是动态元件匹配解码器。
6.如权利要求1所述的数字输入D类放大器,还包括:
调制电路,所述调制电路生成脉冲,该脉冲具有根据所述误差积 分器的积分结果而调制的脉冲宽度或脉冲密度,
其中基于由所述调制电路生成的所述脉冲来驱动所述负载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于雅马哈株式会社,未经雅马哈株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910170607.3/1.html,转载请声明来源钻瓜专利网。