[发明专利]D/A转换器电路和数字输入D类放大器有效
申请号: | 200910170607.3 | 申请日: | 2009-08-28 |
公开(公告)号: | CN101662287A | 公开(公告)日: | 2010-03-03 |
发明(设计)人: | 川合博贤;辻信昭;森岛守人;大谷洋平 | 申请(专利权)人: | 雅马哈株式会社 |
主分类号: | H03M1/66 | 分类号: | H03M1/66;H03F3/217 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 李 佳;穆德骏 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 转换器 电路 数字 输入 放大器 | ||
技术领域
本发明涉及一种数/模转换器电路(在下文中被简单地称为D/A转换器电路)和一种适用于音频设备等的数字输入D类放大器。
背景技术
存在一种作为用于提高D/A转换精度的技术的DEM(动态元件匹配)技术。在使用DEM技术的D/A转换器电路中,被称为DEM解码器的解码器生成具有与输入数字信号相符合的“1”或“0”的密度的多系列的时间序列数字信号,并且通过将该多系列的时间序列数字信号分别转换为模拟信号并且将其相加,来创建作为D/A转换结果的模拟信号。尽管通过使用DEM解码器的D/A转换器电路获得了高线性度,但是问题在于,当输入数字信号具有略微不同于0的电平时,在作为D/A转换结果的模拟信号中出现极限循环分量。例如,如果输入数字信号的电平在正方向上变得略高于0,则打破“1”和“0”的密度之间的平衡状态的“1”周期性地以低频出现在从DEM解码器输出的多系列的时间序列数字信号中,并且其变为低频噪声并且出现在作为D/A转换结果的模拟信号中。当从D/A转换器电路输出的模拟信号用于驱动扬声器时,则不期望该极限循环分量,这是因为其对于耳朵变为使人不悦的噪声并且通过扬声器隔音。因此,传统上采取这样的措施,该措施生成抖动信号并且将其添加到待由DEM解码器处理的数字信号。该措施可被划分为下述方法:向待由DEM解码器处理的数字信号添加作为抖动信号的DC抖动的方法(在下文中被称为直流抖动方法)以及添加DC分量为0的交流信号的方法(在下文中被称为交流抖动方法)。而且,在例如专利文献1、2中公开了使用用于防止极限循环的抖动信号的该类型的技术。
专利文献1:日本专利申请公开No.2006-42272
专利文献2:日本专利申请公开No.2006-304084
然而,上述直流抖动方法的缺点在于,其需要用于防止将DC偏移提供给作为负载的扬声器的手段,这是因为被添加到待由DEM解码器处理的数字信号的对应于DC抖动的DC偏移出现在作为D/A转换结果的模拟信号中。交流抖动方法不具有该缺点,这是因为其使用DC分量为0的交流信号作为抖动信号。然而,在使用交流抖动方法的情况中,作为交流信号的抖动信号分量出现在作为D/A转换结果的模拟信号中。由于抖动信号分量的频率低,因此存在如下问题,即该分量通过D/A转换器电路的后端中的放大器等,作为负载的驱动波形出现。
发明内容
考虑到上述环境构思了本发明,并且本发明目的在于提供一种D/A转换器电路,该D/A转换器电路实现高精度的D/A转换并且能够在输入信号低的情况中防止极限循环分量的出现,并且还能够防止抖动信号的影响出现在作为D/A转换结果的模拟信号中。
本发明提供了一种D/A转换器电路,包括:抖动信号生成器,其输出作为交流信号的抖动信号以及与该抖动信号反相的反转抖动信号;解码器,其处理包括抖动信号分量的输入数字信号并且输出多系列的时间序列数字信号,该多系列的时间序列数字信号具有与输入数字信号相符合的“1”或“0”的密度;和模拟加法器,其将该多系列的时间序列数字信号和反转抖动信号分别转换为模拟信号并且将各个模拟信号相加以成为组合信号,并且该组合信号作为模拟信号输出,该模拟信号是数/模转换的结果。
根据本发明,与多系列的时间序列数字信号相对应的各个模拟信号和对应于反转抖动信号的模拟信号在模拟加法器处相加。在该情况 中,在与对应于多系列的时间序列数字信号的各个模拟信号相加的模拟信号中包括对应于抖动信号分量的分量,然而,该分量和对应于反转抖动信号的模拟信号根据模拟加法器所执行的加法相互抵消。因此,可能防止抖动信号分量出现在作为D/A转换结果的模拟信号中。
而且,专利文献1公开了一种技术,该技术在基于被添加DC抖动的数字信号进行操作的数字输入D类放大器中,在开关电路部分上生成电压,该电压借助于作为最末端的开关电路部分的前端中的死区控制(dead-time control)部分的时序控制来抵消DC抖动。然而,专利文献1未公开以与本发明相同的方式将与作为交流信号的抖动信号反相的反转抖动信号提供给模拟加法器的技术。而且,专利文献2公开了一种具有图14中的DEM电路和抖动电路的D/A转换器电路。然而,专利文献2未公开以与本发明相同的方式将与作为交流信号的抖动信号反相的反转抖动信号提供给模拟加法器的技术。
附图说明
通过参考附图详细描述,本发明的实施例将变得更加显而易见,
其中:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于雅马哈株式会社,未经雅马哈株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910170607.3/2.html,转载请声明来源钻瓜专利网。