[发明专利]集成电路及在集成电路中获得基准时钟的方法无效
申请号: | 200910171539.2 | 申请日: | 2009-08-28 |
公开(公告)号: | CN102006056A | 公开(公告)日: | 2011-04-06 |
发明(设计)人: | 王惠刚 | 申请(专利权)人: | 炬力集成电路设计有限公司 |
主分类号: | H03K23/58 | 分类号: | H03K23/58;H03K21/40 |
代理公司: | 北京德琦知识产权代理有限公司 11018 | 代理人: | 谢安昆;宋志强 |
地址: | 519085 广东省珠海*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 集成电路 获得 基准 时钟 方法 | ||
1.一种集成电路,其特征在于,包括:第一分频单元、计数器、振荡信号产生电路和第二分频单元;
所述第一分频单元用于通过对从所述集成电路外部输入的外部时钟信号进行分频得到第一基准时钟;
振荡信号产生电路用于产生一振荡信号;
计数器用于通过使用所述第一基准时钟对所述振荡信号进行计数得到所述振荡信号的频率信息;
所述第二分频单元用于根据依据所述频率信息得到的分频因子对所述振荡信号进行分频得到第二基准时钟。
2.根据权利要求1所述的集成电路,其特征在于,所述第一分频单元包括第一分频器和第二分频器;
所述第一分频器用于通过使用一个分频因子对从所述集成电路外部输入的外部时钟信号进行分频得到一时钟信号;
所述第二分频器用于通过对所述第一分频器得到的时钟信号进行二分频得到第一基准时钟信号。
3.根据权利要求1所述的集成电路,其特征在于,所述第一分频单元是一个分频器,用于通过使用一个分频因子对从所述集成电路外部输入的外部时钟信号进行分频得到第一基准时钟。
4.根据权利要求1所述的集成电路,其特征在于,所述集成电路还包括控制单元,用于在所述计数器得到所述频率信息后,控制所述第一分频单元、计数器、和/或集成电路外部的用于产生所述外部时钟信号的时钟产生单元进入非工作状态。
5.根据权利要求4所述的集成电路,其特征在于,该集成电路进一步包括:自动校准单元,用于在预定的校准间隔时间后控制所述第一分频单元、计数器、以及所述时钟产生单元进入工作状态。
6.根据权利要求1至5任一项所述的集成电路,其特征在于,所述外部时钟信号为高频时钟信号,所述振荡信号为低频振荡信号。
7.一种在集成电路中获得基准时钟的方法,其特征在于,所述集成电路包括第一分频单元、计数器、振荡信号产生电路和第二分频单元,所述方法包括:
所述第一分频单元通过对从所述集成电路外部输入的外部时钟信号进行分频得到第一基准时钟;
计数器通过使用所述第一基准时钟对所述振荡信号产生的一振荡信号进行计数得到所述振荡信号的频率信息;
所述第二分频单元根据依据所述频率信息得到的分频因子对所述振荡信号进行分频得到第二基准时钟。
8.根据权利要求7所述的方法,其特征在于,所述第一分频单元包括第一分频器和第二分频器;
所述第一分频单元所述通过对从所述集成电路外部输入的外部时钟信号进行分频得到第一基准时钟具体包括:
所述第一分频器通过使用一个分频因子对从所述集成电路外部输入的外部时钟信号进行分频得到一时钟信号;
所述第一分频器通过对所述第一分频器得到的时钟信号进行二分频得到第一基准时钟信号。
9.根据权利要求7所述的方法,其特征在于,所述方法在得到所述振荡信号的频率信息之后还包括:控制所述第一分频单元、计数器、和/或集成电路外部的用于产生所述外部时钟信号的时钟产生单元进入非工作状态。
10.根据权利要求9所述的方法,其特征在于,所述方法在控制所述第一分频单元、计数器、和/或集成电路外部的用于产生所述外部时钟信号的时钟产生单元进入非工作状态之后还包括:在预定的校准间隔时间后控制所述第一分频单元、计数器、和/或所述时钟产生单元进入工作状态。
11.根据权利要求7至10任一项所述的方法,其特征在于,所述外部时钟信号为高频时钟信号,所述振荡信号为低频振荡信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于炬力集成电路设计有限公司,未经炬力集成电路设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910171539.2/1.html,转载请声明来源钻瓜专利网。