[发明专利]浅沟槽隔离工艺中的电极引出结构有效
申请号: | 200910202066.8 | 申请日: | 2009-12-31 |
公开(公告)号: | CN102117794A | 公开(公告)日: | 2011-07-06 |
发明(设计)人: | 邱慈云;朱东园;范永洁;钱文生;徐炯;陈帆;张海芳 | 申请(专利权)人: | 上海华虹NEC电子有限公司 |
主分类号: | H01L23/528 | 分类号: | H01L23/528;H01L21/762;H01L21/331;H01L21/336;H01L29/732;H01L29/78 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 丁纪铁 |
地址: | 201206 上*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 沟槽 隔离工艺 中的 电极 引出 结构 | ||
技术领域
本发明涉及一种半导体集成电路器件,特别是涉及一种浅沟槽隔离工艺中的电极引出结构。
背景技术
如图1所示,为现有的双极性晶体管结构图,有源区由浅沟槽104隔离,包括一集电区102、一基区和一发射区107;所示集电区102由一外延层构成,底部连接一高浓度埋层101,所述集电区102通过该埋层101和其相隔的有源区的高能量离子注入区103相连,并在所述高能量离子注入区103上做接触引出集电极;所述基区形成于所述集电区102的顶部,包括了本征基区105和非本征基区106,通过所述本征基区105和所述集电区102相连,通过所述非本征基区106做金属接触引出基极;所述发射区107形成与所述本征基区105的顶部,直接做金属接触引出发射极,介质层108为发射极和所述本征基区105的隔离介质。由于集电极的引出是通过集电区102与埋层101相接通过埋层101绕过所述浅沟槽104氧化层与高能量离子注入区103接触来引出的,因此所占面积较大,而且集电极寄生电容较大。
发明内容
本发明所要解决的技术问题是提供一种浅沟槽隔离工艺中的电极引出结构,能够减小器件的面积、降低引出电极的电阻和寄生电容、具备良好的特征频率。
为解决上述技术问题,本发明提供的浅沟槽隔离工艺中的电极引出结构,有源区由浅沟槽隔离,在所述浅沟槽氧化层底部形成一具有第一导电类型的赝埋层,所述赝埋层进入有源区并和所述有源区中需要引出电极的具有第一导电类型掺杂区域一相连接,通过在所述浅沟槽氧化层中制作深槽接触和所述赝埋层相接引出所述掺杂区域一的电极。
所述赝埋层为一离子注入层,所具有的第一导电类型为N型或P型,其掺杂浓度满足和所述深槽接触的金属直接形成欧姆接触。
所述深槽接触是在深槽接触孔中填入钛-氮化钛过渡金属层以及金属钨形成。
所述赝埋层是在所述浅沟槽形成后、所述浅沟槽氧化层淀积前,通过离子注入形成在所述浅沟槽的正下方,再通过退火工艺使所述赝埋层横向扩散进入有源区与所述掺杂区域一相连。
所述掺杂区域一为一离子注入层。
所述电极引出结构为一双极晶体管的集电极的引出结构,所述掺杂区域一为所述双极晶体管的集电区。
所述电极引出结构也能为一MOS晶体管中的衬底电极的引出结构,所述掺杂区域一为所述MOS晶体管的源区和漏区间的形成沟道区的衬底或N阱或P阱,其中N阱对应于PMOS晶体管、P阱对应于NMOS晶体管。
本发明通过深槽接触孔穿通所述浅沟槽氧化层与赝埋层相接从而形成有源区中掺杂区域一的电极引出,和现有电极引出方式如现有的双极性晶体管通过埋层绕过局部场氧化隔离区与高能量离子注入层相连形成集电极引出相比,器件面积大大减小;同时深槽接触孔距离器件有源区很近,能够减少其器件的接触电阻,也减小了器件的寄生电容,从而也就提高了器件的特征频率。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细的说明:
图1是为现有双极性晶体管结构图;
图2是本发明第一实施例的结构图;
图3A-图3E是本发明第一实施例的制造流程中的结构图;
图4是本发明第二实施例的结构图。
具体实施方式
如图2所示,为本发明第一实施例的结构图,有源区201由浅沟槽204隔离,包括一集电区210、一基区和一发射区207,其中所述集电区210对应于所述掺杂区域一。所述基区由形成于所述集电区210上的一第二导电类型的外延层构成,包括本征基区205和外基区206,所述本征基区205和所述集电区210相连,通过所述外基区206上做金属接触引出基极。所述发射区207由形成与所述基区上的第一导电类型的多晶硅构成,在所述多晶硅上直接做金属接触引出发射极。所述集电区210由一具有第一导电类型的杂质离子注入层构成,底部连接一高浓度的第一导电类型赝埋层202,对于NPN双极性晶体管,所述第一导电类型为N型,所述第二导电类型为P型;对于PNP双极性晶体管,所述第一导电类型为P型,所述第二导电类型为N型。所述赝埋层202通过离子注入形成于浅沟槽204底部,在后续的热工艺过程中横向扩散进入有源区,使所述赝埋层202与所述集电区210的离子注入层相连接,通过在所述浅沟槽204氧化层中制作深槽接触203和所述赝埋层202相接引出集电极。所述深槽接触203是在深槽中填入钛-氮化钛过渡金属层以及金属钨形成,所述深槽接触203穿通了层间膜209和浅沟槽氧化层。
如图3A-图3E所示,为本发明第一实施例的制造流程中的结构图,包括如下步骤:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹NEC电子有限公司,未经上海华虹NEC电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910202066.8/2.html,转载请声明来源钻瓜专利网。