[发明专利]多层印刷电路板的布局方法无效
申请号: | 200910226089.2 | 申请日: | 2009-11-30 |
公开(公告)号: | CN102081682A | 公开(公告)日: | 2011-06-01 |
发明(设计)人: | 杨淑婷;阮于绫;林明慧 | 申请(专利权)人: | 英业达股份有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 梁挥;张燕华 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 多层 印刷 电路板 布局 方法 | ||
1.一种多层印刷电路板的布局方法,该多层印刷电路板具有多个走线层,特征在于,该布局方法包括:
依据一电路板概要,计算该多层印刷电路板的每一该走线层的一总面积;
依据一走线文件以及该总面积,计算该多层印刷电路板每一该些走线层的一剩余面积率,以得到对应各该走线层的多个该些剩余面积率;以及
依据该些剩余面积率铺上至少一假点。
2.根据权利要求1所述的多层印刷电路板的布局方法,其特征在于,每一该些走线层具有至少一走线,而该计算该多层印刷电路板每一该些走线层的一剩余面积率的步骤包括:
计算每一该些走线层的一占用面积;以及
依据该总面积与该占用面积,计算每一该些走线层的该剩余面积率。
3.根据权利要求2所述的多层印刷电路板的布局方法,其特征在于,该计算该走线层的一占用面积的步骤还包括:
计算该走线层的该走线所占有的一走线面积;
计算该走线层的该走线所需的一走线安全面积;
当该走线层具有至少一导孔时,计算一导孔面积;
当该走线层具有至少一零件钻孔时,计算一零件钻孔面积;
当该走线层为该多层印刷电路板的一外表面时,计算一零件垫面积;
当该走线层具有至少一破孔时,计算一破孔面积;以及
根据该走线面积、该走线安全面积、该导孔面积、该零件钻孔面积、该零件垫面积以及该破孔面积,计算该占用面积。
4.根据权利要求3所述的多层印刷电路板的布局方法,其特征在于,计算该走线层的该走线所需的一走线安全面积的步骤还包括:
依据该走线所使用的一信号类型,计算该走线所需的该走线安全面积。
5.根据权利要求1所述的多层印刷电路板的布局方法,其特征在于,依据该剩余面积率差铺上至少一假点的步骤包括:
当任两个该些走线层的该剩余面积率的差大于一门坎值时,在具有较大的该剩余面积率的该走线层铺上该假点。
6.根据权利要求1所述的多层印刷电路板的布局方法,其特征在于,该假点为一铜箔区域。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英业达股份有限公司,未经英业达股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910226089.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:防信号干扰装置及包含该防信号干扰装置的溅射机台
- 下一篇:液压锤