[发明专利]一种芯片上电过程信号计数延迟的方法和电路有效
申请号: | 200910243494.5 | 申请日: | 2009-12-23 |
公开(公告)号: | CN102111127A | 公开(公告)日: | 2011-06-29 |
发明(设计)人: | 卢锋;赵贵勇;关红波;刘华茂 | 申请(专利权)人: | 北京中电华大电子设计有限责任公司 |
主分类号: | H03K3/03 | 分类号: | H03K3/03;H03K5/13 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100102 北京市朝阳*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 芯片 过程 信号 计数 延迟 方法 电路 | ||
1.一种芯片上电过程信号计数延迟的方法,其特征在于该方法使用一组标记寄存器来加强上电过程信号延迟计数器计数的可靠性,只有所有的标记寄存器都被置位,计数器才停止计数,产生延迟之后的信号。
2.一种芯片上电过程信号计数延迟的电路,其特征在于该电路由计数器、计数标记电路、标记处理电路以及时钟门控电路组成,其中:
所述计数器实现芯片上电时对源信号的延迟计数功能;
所述计数标记电路由比较器电路和标记寄存器电路组成,比较器产生标记寄存器的置位条件,当计数器记到了和预先设置的值相同的数值时,置位相应的标记寄存器。
所述标记处理电路实现延迟之后的信号产生的功能,所有计数标记电路的输出送到标记处理电路;
所述时钟门控在计数完成后关闭整个电路中寄存器的时钟信号以节省功耗。
3.如权利要求2所述的一种芯片上电过程信号计数延迟的电路,其特征在于设置的计数标记值可以是计数器计数数值中的任意值。
4.如权利要求2所述的一种芯片上电过程信号计数延迟的电路,其特征在于标记寄存器的个数是任意值。
5.如权利要求2所述的一种芯片上电过程信号计数延迟的电路,其特征在于当所有的计数标记都被置位之后,延迟后产生的信号控制关闭计数器的时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京中电华大电子设计有限责任公司,未经北京中电华大电子设计有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910243494.5/1.html,转载请声明来源钻瓜专利网。