[发明专利]一种构建时分复用交换网络的方法及装置无效
申请号: | 200910252553.5 | 申请日: | 2009-12-25 |
公开(公告)号: | CN101778318A | 公开(公告)日: | 2010-07-14 |
发明(设计)人: | 胡贵生 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | H04Q11/04 | 分类号: | H04Q11/04;H03K19/177 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 黄志华 |
地址: | 518057广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 构建 时分 交换 网络 方法 装置 | ||
1.一种时分复用交换网络,其特征在于,包括:
现场可编程门阵列FPGA芯片,每一个FPGA芯片包括若干串化器/解串器SerDes接口,各FPGA芯片通过SerDes接口建立SerDes链路。
2.如权利要求1所述的网络,其特征在于,所述SerDes链路的速率为2.5G或1.25G。
3.如权利要求1或2所述的网络,其特征在于,所述各FPGA芯片的串行输出引脚之间通过AND逻辑或OR逻辑复接。
4.如权利要求1或2所述的网络,其特征在于,采用n×n矩阵方式布置,其中,n为自然数,且n≥2。
5.如权利要求4所述的网络,其特征在于,所述若干FPGA芯片包括四块,第一芯片与第三芯片用于接收输入信号,第二芯片与第四芯片用于发送输出信号,其中,第一芯片内的第一输出SerDes接口与第二芯片内的第一输入SerDes接口相连接,第一芯片内的第二输出SerDes接口与第四芯片内的第一输入SerDes接口相连接,第三芯片内的第一输出SerDes接口与第二芯片内的第二输入SerDes接口相连接,第三芯片内的第二输出SerDes接口与第四芯片内的第二SerDes接口相连接。
6.一种建立如权利要求1所述时分复用交换网络接续的方法,其特征在于,包括:
设置与主交换芯片相关联的FPGA芯片的指定时隙为处理器模式,并输出用于完成复接的数据;
建立所述主交换芯片的接续。
7.如权利要求6所述的方法,其特征在于,在单板回电或者复位时,将所述时分复用交换网络内设置的若干FPGA芯片的所有工作时隙设置为处理器模式,并输出拆续码。
8.一种拆除权利要求1所述时分复用交换网络接续的方法,其特征在于,包括:
设置与主交换芯片相关联的FPGA芯片的指定时隙为处理器模式,并输出拆续码;
拆除所述主交换芯片的接续。
9.如权利要求8所述的方法,其特征在于,在单板回电或者复位时,将所述时分复用交换网络内设置的若干FPGA芯片的所有工作时隙设置为处理器模式,并输出拆续码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910252553.5/1.html,转载请声明来源钻瓜专利网。