[发明专利]具有低静态泄漏的可编程信号路由系统有效
申请号: | 200910258449.7 | 申请日: | 2009-09-27 |
公开(公告)号: | CN101826866A | 公开(公告)日: | 2010-09-08 |
发明(设计)人: | 安德鲁·K·L·钱 | 申请(专利权)人: | 硅蓝技术公司 |
主分类号: | H03K19/177 | 分类号: | H03K19/177 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 胡琪 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 静态 泄漏 可编程 信号 路由 系统 | ||
1.一种具有可配置互连结构的可编程逻辑器件,该可配置互联结构包括 长线总线,每个长线总线具有多个长线,每个长线延伸经过多个基本重复的 片结构,其中该可配置互连结构的特征在于:
(a)被连接以驱动每个长线的多个三态驱动器;
(b)每个长线驱动三态驱动器具有耦合到驱动器的输入端的对应输入信 号选择多路复用器;
(c)每个输入信号选择多路复用器具有2n-1个可用输入端和n个选择定 义端,所述选择定义端用于定义:2n-1个可用输入端中的哪个将被用来将信 号路由到对应的三态驱动器,其中n是大于1的整数,并且其中所有选择定 义端处于相同逻辑状态的情况使得输入信号选择多路复用器不选择其可用输 入端中的任何一个;以及
(d)输入信号选择多路复用器的所有选择定义端处于相同逻辑状态的情 况防止对应的长线驱动三态驱动器处于不同于高阻抗输出状态的信号输出状 态。
2.如权利要求1的可编程逻辑器件,其中所述可配置互连结构的特征还 在于:
所述相同逻辑状态为逻辑零;以及
可编程逻辑器件的配置存储单元可全局地重置到逻辑零状态。
3.如权利要求1的可编程逻辑器件,其中所述可配置互连结构的特征还 在于:
可编程逻辑器件的三态驱动器可全局地强制到高阻抗输出状态。
4.如权利要求1的可编程逻辑器件,其中所述可配置互连结构的特征还 在于:
每个输入信号选择多路复用器的2n-1个可用输入端分别连接到具有至少 2n-1个长线的长线总线的2n-1个可局部分接的长线。
5.如权利要求4的可编程逻辑器件,其中所述长线总线由2n-1个长线组 成。
6.如权利要求4的可编程逻辑器件,其中所述长线的每个为12跨距或 更长的长线,其从可编程逻辑器件的第一端片跨越到对应的12个或更多的片 结构。
7.如权利要求1的可编程逻辑器件,其中所述可编程逻辑器件包括现场 可编程门阵列。
8.如权利要求1的可编程逻辑器件,其中所述可配置互连结构的特征还 在于:
所述多个长线的每个属于对应的长线总线,该对应长线总线具有延伸经 过可编程逻辑器件的至少2n’-1个这样的长线,其中n’是大于1的整数;以及
每个给定长线总线具有操作地耦合至其的多个总线访问多路复用器,用 于选择性地访问来自给定长线总线的对应2n’-1个可局部分接的长线的信号, 其中给定长线总线的每个总线访问多路复用器具有2n’-1个可选择输入端和n’ 个选择定义端,所述选择定义端用于定义:2n’-1个可用输入端中的哪个将被 用来访问来自给定总线的对应长线的信号,并且其中全部选择定义端处于相 同的预定逻辑状态的情况使对应的总线访问多路复用器不选择其可用的2n’-1 个输入端中的任何一个。
9.如权利要求8的可编程逻辑器件,其中全部选择定义端处于相同的预 定逻辑状态的情况使对应总线访问多路复用器在其2n’-1个可用输入端的每一 个处呈现相对较高的电阻。
10.如权利要求8的可编程逻辑器件,其中当在那些不是总线访问多路 复用器的输入信号选择多路复用器的所有选择定义端呈现相同的预定逻辑状 态时,所述那些不是总线访问多路复用器的输入信号选择多路复用器在它们 的2n-1个可用输入端的每一个处也呈现相对较高的电阻。
11.如权利要求8的可编程逻辑器件,其中在由给定长线总线跨越的每 个片中存在至少一个总线访问多路复用器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于硅蓝技术公司,未经硅蓝技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910258449.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:支持高多普勒的调度请求传输
- 下一篇:用于传送上行链路信号的方法