[实用新型]用于智能家居电子设备的数字信号滤波整形电路无效
申请号: | 200920108500.1 | 申请日: | 2009-06-10 |
公开(公告)号: | CN201426113Y | 公开(公告)日: | 2010-03-17 |
发明(设计)人: | 邓春健;李文生;石建国;杨亮 | 申请(专利权)人: | 电子科技大学中山学院 |
主分类号: | H03K5/01 | 分类号: | H03K5/01;H03K3/037;H03K3/013 |
代理公司: | 北京三高永信知识产权代理有限责任公司 | 代理人: | 何文彬 |
地址: | 528400广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 智能家居 电子设备 数字信号 滤波 整形 电路 | ||
1.一种用于智能家居电子设备的数字信号滤波整形电路,其特征在于,所述电路包括:基于n位移位寄存器的信号采样电路,与所述基于n位移位寄存器的信号采样电路相连的基于逻辑门电路的采样信号状态比较电路,与所述采样信号状态比较电路相连的基于JK触发器的输出判决电路;
所述基于n位移位寄存器的信号采样电路中的n位移位寄存器的位数n为大于等于3的整数,所述n位移位寄存器之间级联。
2.根据权利要求1所述的电路,其特征在于,所述基于n位移位寄存器的信号采样电路包括n级D触发器;
第一级D触发器的输入端D接输入信号;
第二级D触发器的输入端D与所述第一级D触发器的输出端Q相连;
第三级D触发器的输入端D与所述第二级D触发器的输出端Q相连;
依次直到第n级D触发器的输入端D与第n-1级D触发器的输出端Q相连;
各级D触发器的输出端Q、所述各级D触发器的输出端Q的互补输出端QN均与基于逻辑门电路的采样信号状态比较电路的输入端相连。
3.根据权利要求2所述的电路,其特征在于,所述基于逻辑门电路的采样信号状态比较电路包括:第一与门电路和第二与门电路;
所述第一与门电路的输入端与所述各级D触发器的输出端Q分别相连;所述第一与门电路的输出端与所述基于JK触发器的输出判决电路的输入端J相连;
所述第二与门电路的输入端与所述各级D触发器的输出端QN分别相连;所述第二与门电路的输出端与所述基于JK触发器的输出判决电路的输入端K相连。
4.根据权利要求1所述的电路,其特征在于,所述基于n位移位寄存器的信号采样电路为集成电路模块,所述集成电路模块的输入端接输入信号;所述集成电路的输出端与所述基于逻辑门电路的采样信号状态比较电路的输入端相连。
5.根据权利要求4所述的电路,其特征在于,所述集成电路模块为n级D触发器构成的移位寄存器。
6.根据权利要求2所述的电路,其特征在于,所述基于逻辑门电路的采样信号状态比较电路包括:第一或非门电路和第二或非门电路;
所述第一或非门电路的输入端与所述各级D触发器的输出端Q分别相连;所述第一或非门电路的输出端与所述基于JK触发器的输出判决电路的输入端J相连;
所述第二或非门电路的输入端与所述各级D触发器的输出端QN分别相连;所述第二或非门电路的输出端与所述基于JK触发器的输出判决电路的输入端K相连。
7.根据权利要求1所述的电路,其特征在于,所述电路包括:3级D触发器,与所述3级D触发器相连的具有3个J输入端、3个K输入端的JK触发器;
所述3级D触发器之间级联;所述各级D触发器的输出端Q与所述JK触发器的3个输入端J分别相连;所述各级D触发器的输出端Q的互补端QN与所述JK触发器的3个输入端K分别相连。
8.根据权利要求1-7中任一权利要求所述的电路,其特征在于,所述电路还包括:与所述n位移位寄存器的时钟输入端和所述基于JK触发器的输出判决电路的时钟输入端相连的时钟源。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学中山学院,未经电子科技大学中山学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200920108500.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:多用手电筒
- 下一篇:汽车自动换挡器面板挡位指示结构