[实用新型]一种总线外扩抗干扰加密装置有效
申请号: | 200920263547.5 | 申请日: | 2009-11-27 |
公开(公告)号: | CN201570906U | 公开(公告)日: | 2010-09-01 |
发明(设计)人: | 刘海龙;魏东东;郭上华 | 申请(专利权)人: | 珠海许继电气有限公司;珠海经纬电气有限公司 |
主分类号: | H02J13/00 | 分类号: | H02J13/00;H05K9/00 |
代理公司: | 广州市红荔专利代理有限公司 44214 | 代理人: | 王贤义 |
地址: | 519060 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 总线 抗干扰 加密 装置 | ||
1.一种总线外扩抗干扰加密装置,它包括总线硬件电磁屏蔽机箱(1)、多层式总线电路板(2)、整机电路(3),所述整机电路(3)装置在所述多层式总线电路板(2)上,所述多层式总线电路板(2)装置在所述总线硬件电磁屏蔽机箱(1)内,其特征在于:所述整机电路(3)包括CPU总线系统(31)、总线驱动电路(32)、总线阻抗匹配和抗干扰电路(33),所述CPU总线系统(31)、总线驱动电路(32)、总线阻抗匹配和抗干扰电路(33)通过所述多层式总线电路板(2)上装置的铜箔导线相连接,所述CPU总线系统(31)的CS端与所述总线驱动电路(32)的OE端连接,所述CPU总线系统(31)的W/R、D0至D15、A0至A6、/W、R各端与所述总线驱动电路(32)的同名端连接,所述总线驱动电路(32)的XD0至XD15、XA0至XA6、X/W、XR各端分别串联输入电阻与所述总线阻抗匹配和抗干扰电路(33)的各总线始端对应端适配连接,所述总线阻抗匹配和抗干扰电路(33)的各总线末端分别串联上拉电阻与电源VCC连接。
2.根据权利要求1所述的总线外扩抗干扰加密装置,其特征在于:所述多层式总线电路板(2)的总线背板的电路板采取四层板结构,将总线信号线布于中间两层内电源层(22),上下两层的外电源层(21)采用敷铜并良好接地,背板总线外围区域采用敷铜并将敷铜层良好接地。
3.根据权利要求1或2所述的总线外扩抗干扰加密装置,其特征在于:所述总线硬件电磁屏蔽机箱(1)采用全密闭金属机箱,扩展总线位于机箱内部,各电路板间分隔、各扩展槽、电源、CPU间分隔均采用金属板全密闭隔断,所述总线硬件电磁屏蔽机箱(1)壳体良好接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海许继电气有限公司;珠海经纬电气有限公司,未经珠海许继电气有限公司;珠海经纬电气有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200920263547.5/1.html,转载请声明来源钻瓜专利网。