[实用新型]一种总线外扩抗干扰加密装置有效
申请号: | 200920263547.5 | 申请日: | 2009-11-27 |
公开(公告)号: | CN201570906U | 公开(公告)日: | 2010-09-01 |
发明(设计)人: | 刘海龙;魏东东;郭上华 | 申请(专利权)人: | 珠海许继电气有限公司;珠海经纬电气有限公司 |
主分类号: | H02J13/00 | 分类号: | H02J13/00;H05K9/00 |
代理公司: | 广州市红荔专利代理有限公司 44214 | 代理人: | 王贤义 |
地址: | 519060 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 总线 抗干扰 加密 装置 | ||
技术领域
本实用新型涉及电力设备及线路监控装置,尤其涉及一种多功能一体的新型配电网自动化终端。
背景技术
配电网终端“WPZD-144配电网一体化测控终端”(以下简称测控终端),此测控终端是集成DTU、TTU及通信设备管理、组态配置、WEB发布等功能于一体的新型配电网自动化终端。可以应用于开闭站、环网柜、配电室、箱变等电力场所,实现对10kV配电网线路的电压、电流、高压设备运行状态等运行及故障信息的监控。完成对高压侧遥信、遥测、遥控三遥功能的同时可满足对低压380V配电变压器的电压、电流,变压器的运行状态等监测,完成数据处理分析、存储、统计、低压无功补偿等功能。通信功能具备多种通信接口和多种标准通信规约,除具备终端内部数据管理功能,对外还可转发配电室或开闭站内电能表、PLC及直流屏等数据,完成与主站系统通信传输功能。
在上述设备开发过程中考虑到对数据总线的应用必须准确、可靠,遂提出采用一套高可靠性、具备高抗干扰能力的硬件装置。以往在CPU常规系统设计中,数据/地址并行总线的应用已非常广泛,但主要局限在板内短距离传输,因这种应用方式不仅数据传输速度快、效率高,而且不易出错。但由于并行总线本身速度高,抗干扰能力弱,驱动力能有限、阻抗低等原因,目前对于其应用往往局限于单板设计,对于在整机的多插件的应用上还不是很成熟,存在很多技术难点。
综上所述,目前现有技术中多功能一体的新型配电网自动化终端中存在着因并行总线抗干扰能力弱,驱动力能有限、阻抗低等缺陷,设计上难以应用在多插件的整机上。
实用新型内容
本实用新型所要解决的技术问题是克服现有技术的不足,提供一种抗干扰能力强、驱动力能提高、阻抗匹配的总线外扩抗干扰加密装置。通过电磁屏蔽、增强总线驱动能力、总线阻抗匹配、抗干扰等硬件相应措施解决了上述设计难点问题,开拓了并行总线应用的新方式,为系统设计提供了更高速、高可靠性的设计方案。
本实用新型所采用的技术方案是:本实用新型包括总线硬件电磁屏蔽机箱、多层式总线电路板、整机电路,所述整机电路装置在所述多层式总线电路板上,所述多层式总线电路板装置在所述总线硬件电磁屏蔽机箱内,所述整机电路包括CPU总线系统、总线驱动电路、总线阻抗匹配和抗干扰电路,所述CPU总线系统、总线驱动电路、总线阻抗匹配和抗干扰电路通过所述多层式总线电路板上装置的铜箔导线相连接,所述CPU总线系统的CS端与所述总线驱动电路的OE端连接,所述CPU总线系统的W/R、D0至D15、A0至A6、/W、R各端与所述总线驱动电路的同名端连接,所述总线驱动电路的XD0至XD15、XA0至XA6、X/W、XR各端分别串联输入电阻与所述总线阻抗匹配和抗干扰电路的各总线始端对应端适配连接,所述总线阻抗匹配和抗干扰电路的各总线末端分别串联上拉电阻与电源VCC连接。
所述多层式总线电路板在总线背板的电路板设计上采取四层板方案,将总线信号线布于内电源层,上下电源层采取敷铜并良好接地,在总线设计上,背板总线外围区域采取敷铜设计并将敷铜层良好接地,减弱干扰信号对总线的影响。
所述总线硬件电磁屏蔽机箱采用全密闭金属机箱,扩展总线位于机箱内部,各电路板间分隔、各扩展槽、电源、CPU间分隔均采用金属板全密闭隔断,所述总线硬件电磁屏蔽机箱壳体良好接地。
本实用新型的有益效果是:由于本实用新型包括总线硬件电磁屏蔽机箱、多层式总线电路板、整机电路,所述整机电路装置在所述多层式总线电路板上,所述多层式总线电路板装置在所述总线硬件电磁屏蔽机箱内,所述整机电路包括CPU总线系统、总线驱动电路、总线阻抗匹配和抗干扰电路,所述CPU总线系统、总线驱动电路、总线阻抗匹配和抗干扰电路通过所述多层式总线电路板上装置的铜箔导线相连接,所述CPU总线系统的CS端与所述总线驱动电路的OE端连接,所述CPU总线系统的W/R、D0至D15、A0至A6、/W、R、各端与所述总线驱动电路的同名端连接,所述总线驱动电路的XD0至XD15、XA0至XA6、X/W、XR各端分别串联输入电阻与所述总线阻抗匹配和抗干扰电路的各总线始端对应端适配连接,所述总线阻抗匹配和抗干扰电路的各总线末端分别串联上拉电阻与电源VCC连接。所以本实用新型是一种抗干扰能力强、驱动力能提高、阻抗匹配的总线外扩抗干扰加密装置。
附图说明
图1是本实用新型电路结构示意图;
图2是本实用新型多层式总线电路板结构示意图;
图3是本实用新型总线硬件电磁屏蔽机箱结构示意图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海许继电气有限公司;珠海经纬电气有限公司,未经珠海许继电气有限公司;珠海经纬电气有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200920263547.5/2.html,转载请声明来源钻瓜专利网。