[发明专利]时钟控制电路以及发送机有效
申请号: | 200980101081.1 | 申请日: | 2009-12-09 |
公开(公告)号: | CN101868948A | 公开(公告)日: | 2010-10-20 |
发明(设计)人: | 秋田浩伸 | 申请(专利权)人: | 哉英电子股份有限公司 |
主分类号: | H04L25/02 | 分类号: | H04L25/02;H04L7/04 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 黄纶伟 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 控制电路 以及 发送机 | ||
技术领域
本发明涉及时钟控制电路以及具有该时钟控制电路的发送机。
背景技术
一直以来,公知有使用了高速串行传输的通信系统。在一般的通信系统中,从数据生成部向发送机输出并行数据信号,在发送机中将并行数据信号转换为串行数据信号并送出到高速串行传输线。此时,从数据生成部与并行数据信号同步地发送发送机的工作时钟。该工作时钟是在时钟生成部中通过扩频(Spread Spectrum:SS)对基准时钟频率进行调制后输出到数据生成部的时钟。例如,在非专利文献1中记载了这样的通信系统。
这里,关于上述工作时钟,扩频造成的频率调制度越大,对EMI(Electro Magnetic Interference:电磁干扰)的降低越有效。由此,为了实现通信系统中的EMI降低,希望增大时钟生成部所生成的时钟的调制度。
非专利文献1:“1-channelSerial ATA PHY”、[online]、AtmelCorporation、2003年1月、[2009年1月21日检索]、インタ一ネツト<http://www.dzjsw.com/jcdl/a/AT78C5091.pdf>
在高速串行传输路径中,通过在串行数据信号中嵌入时钟的称作嵌入式时钟(Embedded Clock)的传输方式,来实现数据速率的提升。在通常的数据通信中,通过扩频实现EMI的降低。但是,在嵌入式时钟的高速串行传输中,由于其特性的缘故,不能提高调制度。因此,在上述现有结构中,与串行数据信号同步的时钟和与并行数据信号同步的时钟相同,所以还不得不减小与数据生成部和发送机之间的配线部分或其它电路块的数据同步的时钟的调制度,从而具有从这些部分产生较大的EMI的问题。
因此,为了解决上述问题,考虑了在例如数据生成部与发送机之间使并行数据信号与调制度高的时钟同步,但这样会产生电路规模变大并且发送机侧的功耗变大的新问题。
发明内容
本发明是为了解决上述问题而完成的,其目的在于提供一种能够以简单结构实现EMI降低的时钟控制电路以及具有该时钟控制电路的发送机。
本发明的时钟控制电路的特征在于具有:时钟生成部,其通过对基准时钟的频率进行扩频来生成调制度大的第1时钟、和调制度比该第1时钟小的第2时钟,并输出所生成的第1时钟和第2时钟;以及FIFO部,其输入从时钟生成部输出到外部电路并从该外部电路输出的第1时钟、在外部电路中与第1时钟同步输出的并行数据信号、以及从时钟生成部输出的第2时钟,并将并行数据信号与第2时钟同步输出。
在该时钟控制电路中,通过对相同基准时钟频率进行扩频,在时钟生成部中生成调制度大的第1时钟和调制度小的第2时钟,并输出到FIFO部。此时,第1时钟被输出到外部电路,在该外部电路中与并行数据信号同步后,输出到FIFO部。此外,在FIFO部中,替代与并行数据信号同步的第1时钟,使该并行数据信号与第2时钟同步输出。由此,可以在传输并行数据信号时,与调制度大的时钟同步,而在将该并行数据信号转换为串行数据信号进行高速串行传输时,与调制度小的时钟同步。由此,能够实现传输并行数据信号的例如外部电路(数据生成部)和发送机之间的配线部分或其它电路块中的大幅EMI降低。此外,在外部电路与发送机之间不需要用于使并行数据信号与调制度高的时钟同步的电路,因此能够成为简单的结构。
此外,优选时钟生成部配置在比外部电路靠近FIFO部的位置上。此时,连接时钟生成部和FIFO部的传输路径(传输线)较短,因此能够降低将调制度小的第2时钟从时钟生成部传输到FIFO部时的EMI。此时,即使外部电路存在于远离时钟生成部的位置上,也因为第1时钟的调制度较大而能够实现EMI的降低。
此外,优选时钟生成部时钟生成部具有生成第1时钟的第1时钟生成部、和生成第2时钟的第2时钟生成部,并具有相位调整电路,该相位调整电路生成用于使第1时钟与第2时钟的相位一致的第1控制信号和第2控制信号,并将所生成的第1控制信号输出到第1时钟生成部,将第2控制信号输出到第2时钟生成部。此时,根据用于使相位一致的第1控制信号和第2控制信号,分别生成第1时钟和第2时钟,所以能够减小第1时钟和第2时钟的相位差。因此,能够减小第1时钟和第2时钟的数据速率(时钟频率)之差,能够实现FIFO部中的寄存器数量的减少。
此外,优选时钟生成部具有分频电路,该分频电路输入第1时钟,并对该第1时钟进行分频后输出。此时,能够得到期望的第1时钟的频率。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哉英电子股份有限公司,未经哉英电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200980101081.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:射频识别标签发放设备
- 下一篇:燃烧方法和系统