[发明专利]用于以交织形式存储对数似然比以减少硬件存储器的方法和装置有效
申请号: | 200980111597.4 | 申请日: | 2009-03-29 |
公开(公告)号: | CN101981850A | 公开(公告)日: | 2011-02-23 |
发明(设计)人: | N·N·拉特纳卡;J·刘;C·斯坦斯基 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 王英;刘炳胜 |
地址: | 美国加*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 交织 形式 存储 对数 减少 硬件 存储器 方法 装置 | ||
1.一种用于以交织形式存储对数似然比的方法,包括:
接收多个交织码字;
获得所述多个交织码字的至少一个对数似然比(LLR);
将所述至少一个LLR存储在存储器中;
在已经将所述至少一个LLR存储在所述存储器中之后解交织所述多个交织码字;以及
使用所存储的至少一个LLR来执行解交织码字的比特决策。
2.根据权利要求1所述的方法,还包括对所述多个交织码字进行解调。
3.根据权利要求2所述的方法,其中,所述解调步骤基于下列方案之一:二进制相移键控(BPSK)、正交相移键控(QPSK)、多进制相移键控MPSK或正交幅度调制(QAM)。
4.根据权利要求3所述的方法,还包括使用通信信道的误差模型来获得所述至少一个LLR。
5.根据权利要求4所述的方法,其中,所述误差模型基于下列方案中的至少一个:数学分析、实证测量或者仿真。
6.根据权利要求1所述的方法,其中,所述存储器是接收机中执行所述存储步骤的部件。
7.根据权利要求6所述的方法,其中,所述存储器是随机存取存储器(RAM)。
8.根据权利要求1所述的方法,其中,所述比特决策是软决策。
9.一种用于以交织形式存储对数似然比(LLR)的接收机,包括:
天线,用于接收多个交织码字;
解调器,用于获得所述多个交织码字的至少一个对数似然比(LLR);
存储器,用于存储所述至少一个LLR;
解交织器,用于在已经将所述至少一个LLR存储在所述存储器中之后解交织所述多个交织码字;以及
解码器,用于使用所存储的至少一个LLR来执行解交织码字的比特决策。
10.根据权利要求9所述的接收机,其中,所述解调器还对所述多个交织码字进行解调。
11.根据权利要求10所述的接收机,其中所述解调处理基于下列方案之一:二进制相移键控(BPSK)、正交相移键控(QPSK)、多进制相移键控MPSK或正交幅度调制(QAM)。
12.根据权利要求9所述的接收机,其中,所述解调器还使用通信信道的误差模型来获得所述至少一个LLR。
13.根据权利要求12所述的接收机,其中,所述误差模型基于下列方案中的至少一个:数学分析、实证测量或者仿真。
14.根据权利要求9所述的接收机,其中,所述存储器是随机存取存储器(RAM)。
15.根据权利要求14所述的接收机,其中,所述比特决策是软决策。
16.根据权利要求9所述的接收机,其中,所述比特决策是软决策。
17.一种用于以交织形式存储对数似然比(LLR)的装置,包括:
用于接收多个交织码字的模块;
用于获得所述多个交织码字的至少一个对数似然比(LLR)的模块;
用于存储所述至少一个LLR的模块;
用于在已经将所述至少一个LLR存储之后解交织所述多个交织码字的模块;以及
用于使用所存储的至少一个LLR来执行解交织码字的比特决策的模块。
18.根据权利要求17所述的装置,还包括用于对所述多个交织码字进行解调的模块。
19.根据权利要求18所述的装置,其中,所述解调基于下列方案之一:二进制相移键控(BPSK)、正交相移键控(QPSK)、多进制相移键控MPSK或正交幅度调制(QAM)。
20.根据权利要求17所述的装置,还包括用于使用通信信道的误差模型来获得所述至少一个LLR的模块。
21.根据权利要求20所述的装置,其中,所述误差模型基于下列方案中的至少一个:数学分析、实证测量或者仿真。
22.根据权利要求17所述的装置,其中,所述比特决策是软决策。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200980111597.4/1.html,转载请声明来源钻瓜专利网。