[发明专利]数字锁相回路中的累积相位-数字转换有效
申请号: | 200980130269.9 | 申请日: | 2009-08-05 |
公开(公告)号: | CN102113217B | 公开(公告)日: | 2016-11-30 |
发明(设计)人: | 张刚 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H03L7/085 | 分类号: | H03L7/085 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 宋献涛 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字 回路 中的 累积 相位 转换 | ||
1.一种用于产生目标信号的累积相位的数字表示的方法,所述方法包含:
将所述目标信号的频率除以除法器比率N以产生被除信号;
将所述除法器比率N累积为累积整数相位;
产生所述被除信号中的事件与参考信号中的对应事件之间的相位差的数字表示;以及
组合所述累积整数相位与所述数字相位差,以产生所述目标信号的所述累积相位的所述数字表示。
2.根据权利要求1所述的方法,所述被除信号中的所述事件为上升沿,所述参考信号中的所述对应事件为对应上升沿。
3.根据权利要求1所述的方法,所述将所述目标信号的所述频率除以除法器比率N包含产生针对所述目标信号的每N个脉冲的单一脉冲。
4.根据权利要求1所述的方法,其进一步包含选择所述除法器比率N以近似地对应于所述目标信号的所述频率与所述参考信号的频率的比率。
5.根据权利要求4所述的方法,其进一步包含使用西格玛-德耳塔调制器来变化所述除法器比率N。
6.根据权利要求1所述的方法,所述目标信号为数字锁相回路(DPLL)中的数字控制振荡器(DCO)的输出信号,所述目标信号的所述累积相位的所述数字表示与所述DPLL中的累积参考相位比较。
7.一种用于产生目标信号的累积相位的数字表示的设备,所述设备包含:
除以N模块,其经配置以将所述目标信号的频率除以除法器比率N以产生被除信号;
累积器,其用以将所述除法器比率N累积为累积整数相位;
德耳塔相位-数字转换器,其用以产生所述被除信号中的事件与参考信号中的对应事件之间的相位差的数字表示;以及
组合器,其用以组合所述累积整数相位与所述数字相位差以产生所述目标信号的所述累积相位的所述数字表示。
8.根据权利要求7所述的设备,所述被除信号中的所述事件为上升沿,所述参考信号中的所述对应事件为对应上升沿。
9.根据权利要求7所述的设备,所述除以N模块经配置以产生针对所述目标信号的每N个脉冲的单一脉冲。
10.根据权利要求7所述的设备,所述除法器比率N经选择以近似地对应于所述目标信号的所述频率与所述参考信号的频率的比率。
11.根据权利要求10所述的设备,其进一步包含经配置以变化所述除法器比率N的西格玛-德耳塔调制器。
12.根据权利要求7所述的设备,所述目标信号为数字锁相回路(DPLL)中的数字控制振荡器(DCO)的输出信号,所述目标信号的所述累积相位的所述数字表示与所述DPLL中的累积参考相位比较。
13.一种用于产生目标信号的累积相位的数字表示的设备,所述设备包含:
用于将所述目标信号的频率除以除法器比率N以产生被除信号的装置;
用于将所述除法器比率N累积为累积整数相位的装置;
用于产生所述被除信号与参考信号之间的相位差的数字表示的装置;以及
用于组合所述累积整数相位与所述数字相位差以产生所述目标信号的所述累积相位的所述数字表示的装置。
14.根据权利要求13所述的设备,其进一步包含用于以伪随机方式调制所述除法器比率N的装置。
15.一种用于产生目标信号的累积相位的数字表示的计算机程序产品,所述产品包含:
计算机可读媒体,其包含:
用于致使计算机将所述目标信号的频率除以除法器比率N以产生被除信号的代码;
用于致使计算机将所述除法器比率N累积为累积整数相位的代码;
用于致使计算机产生所述被除信号中的事件与参考信号中的对应事件之间的相位差的数字表示的代码;以及
用于致使计算机组合所述累积整数相位与所述数字相位差以产生所述目标信号的所述累积相位的所述数字表示的代码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200980130269.9/1.html,转载请声明来源钻瓜专利网。