[发明专利]环形压控振荡器电路有效
申请号: | 201010192594.2 | 申请日: | 2010-06-01 |
公开(公告)号: | CN101877579A | 公开(公告)日: | 2010-11-03 |
发明(设计)人: | 王冬春 | 申请(专利权)人: | 广州市广晟微电子有限公司 |
主分类号: | H03K3/03 | 分类号: | H03K3/03;H03L7/099 |
代理公司: | 广州嘉权专利商标事务所有限公司 44205 | 代理人: | 李柏林 |
地址: | 510630 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 环形 压控振荡器 电路 | ||
1.环形压控振荡器电路,其特征在于:包括使能控制电路(1),所述使能控制电路(1)的输出端连接有输入电压转电流电路(2),所述输入电压转电流电路(2)的输出端连接有微型电流源(7),所述微型电流源(7)的输出端连接有振荡电路(4),所述振荡电路(4)的输出端连接有电平转换电路(5),所述电平转换电路(5)的输出端连接有缓冲器(6)。
2.根据权利要求1所述的环形压控振荡器电路,其特征在于:所述输入电源连接有电源去耦电路(8),所述电源(8)的输出端分别与使能控制电路(1)、电压转电流电路(2)、微型电流源(7)、振荡电路(4)、电平转换电路(5)、缓冲器(6)连接。
3.根据权利要求1或2所述的环形压控振荡器电路,其特征在于:所述输入电压转电流电路(2)为单端输入电压转电流电路。
4.根据权利要求1或2所述的环形压控振荡器电路,其特征在于:所述输入电压转电流电路(2)为差分输入电压转电流电路。
5.根据权利要求1所述的环形压控振荡器电路,其特征在于:所述振荡电路(4)由单数个首尾相接的反相器模块串连组成。
6.根据权利要求5所述的环形压控振荡器电路,其特征在于:所述振荡电路(4)由3个首尾相接的反相器模块串连组成。
7.根据权利要求5或6所述的环形压控振荡器电路,其特征在于:所述反相器模块包括3个PMOS管(PM14-PM16)和2个NMOS管(NM14、NM15),反相器模块的输入端与NMOS(NM14)的栅极连接,NMOS(NM14、NM15)的源极接地AVSS,反相器模块的输出端与NMOS(NM14)的漏极、NMOS(NM15)的漏极和栅极、PMOS(PM16)的漏极相连接,PMOS(PM16)的栅极与PMOS(PM14)的漏极、微型电流源(7)的输出端连接,PMOS(PM14)的源极接电源AVDD,PMOS(PM14)的栅极与PMOS(PM15)的漏极、PMOS(PM16)的源极连接,PMOS(PM15)源极接AVDD、栅极与电压转电流电路(2)的输出端连接。
8.根据权利要求3所述的环形压控振荡器电路,其特征在于:所述单端输入电压转电流电路包括PMOS(PM5-PM10)、NMOS(NM5-NM9)和电阻(R2),其中PMOS(PM5、PM6)与NMOS(NM5)组成电流镜电路,NMOS(NM5)的栅极作为单端输入端,PMOS(PM5、PM6)作为电流镜的镜像对管,其源极接电源AVDD,栅极接恒定电流输入Ibias,PMOS(PM7-PM8)作为MOS电容管并联在电源AVDD与恒定电流输入Ibias两端,NMOS(NM5)的漏极与NMOS(NM6)的漏极和栅极、NMOS(NM7)的源极相连接,NMOS(NM7)的漏极与NMOS(NM8、NM9)的栅极相连接,NMOS(NM7)的栅极与NMOS(NM9)的漏极、PMOS(PM9)的栅极、PMOS(PM10)的栅极和漏极相连接,PMOS(PM9)的源极和漏极、PMOS(PM10)的源极与电源AVDD连接,NMOS(NM8)的漏极和源极、电阻(R2)的一端与地AVSS连接,电阻(R2)的另一端与NMOS(NM9)的源极相连接。
9.根据权利要求4所述的环形压控振荡器电路,其特征在于:所述差分输入电压转电流电路包括PMOS(PM5-PM12)、NMOS(NM5-NM9)和电阻(R2、R3),其中PMOS(PM5-PM8)与NMOS(NM5、NM6)组成差分输入电流镜电路,PMOS(PM7、PM8)的栅极作为差分输入端,PMOS(PM5、PM6)作为电流镜的镜像对管,其源极接电源AVDD,栅极接恒定电流输入Ibias,PMOS(PM9-PM10)作为MOS电容管并联在电源AVDD与恒定电流输入Ibias两端,NMOS(NM5)与NMOS(NM6)的漏极之间连接有电阻(R2),NMOS(NM6)的漏极和栅极、NMOS(NM7)的源极相连接,NMOS(NM7)的漏极与NMOS(NM8、NM9)的栅极相连接,NMOS(NM7)的栅极与NMOS(NM9)的漏极、PMOS(PM11)的栅极、PMOS(PM12)的栅极和漏极相连接,PMOS(PM11)的源极和漏极、PMOS(PM12)的源极与电源AVDD连接,NMOS(NM8)的漏极和源极、电阻(R3)的一端与地AVSS连接,电阻(R3)的另一端与相连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州市广晟微电子有限公司,未经广州市广晟微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010192594.2/1.html,转载请声明来源钻瓜专利网。