[发明专利]双列直插式存储模块中的相变存储器有效

专利信息
申请号: 201010222395.1 申请日: 2010-07-05
公开(公告)号: CN101957726A 公开(公告)日: 2011-01-26
发明(设计)人: 谢库费·卡瓦米;贾里德·E·赫尔伯特 申请(专利权)人: 恒忆有限责任公司
主分类号: G06F3/06 分类号: G06F3/06;G06F13/16
代理公司: 中科专利商标代理有限责任公司 11021 代理人: 李敬文
地址: 瑞士*** 国省代码: 瑞士;CH
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 双列直插式 存储 模块 中的 相变 存储器
【说明书】:

技术领域

发明公开的主题涉及对存储装置的管理。

背景技术

在例如计算机、蜂窝电话、PDA、数据日志记录器、游戏和导航设备等多种类型的电子设备中,使用了存储装置。在这些电子设备中,可以使用各种类型的存储装置,例如NAND和NOR闪存、SRAM、DRAM和相变,以上仅作为几个示例。与操作速度和高速缓存线大小的增大相对应,在双列直插式存储模块(DIMM)配置中可以封装存储装置。例如,在计算平台中可以被用作主存储器的这种DIMM可以包括并行安装在DIMM上的多个DRAM存储模块。因此,可以在并行的DRAM模块上来分裂对于DIMM的读/写请求,以便各个DRAM模块分别提供总的高速缓存线请求的一部分。这种DRAM器件典型地具有与例如读/写定时、存储页面大小、和/或寻址协议等相关联的特定固有参数。

发明内容

在实施例中,存储装置可以包括双列直插式存储模块(DIMM),所述双列直插式存储模块包括相变存储器(PCM)模块。可以将这种PCM模块安装且并行地电连接在DIMM上。在一个实施例中,可以包括例如计算系统的主存储器的至少一部分的这种DIMM可以包括存储总线,以便与存储器控制器进行通信。通过这种存储总线,计算系统能够通过存储器控制器来访问DIMM上的PCM模块。

例如,为实现这种实施例,系统可以包括DIMM,DIMM包括一个或多个PCM模块、电连接至系统的存储总线、以及保持基本输入/输出系统(BIOS)的存储器,其中,PCM模块并行地电连接至存储总线,BIOS包括与PCM模块相对应的参数。

附图说明

参考以下附图示出了非限制性和非穷尽性的实施例,其中,除非明确指出,不同的图中类似附图标记表示类似部件。

图1是根据实施例的存储器配置的示意图。

图2是根据另一个实施例的存储器配置的示意图。

图3是根据实施例的存储器控制处理的定时图。

图4是根据实施例的存储器控制处理的流程图。

图5是根据实施例的计算系统和存储装置的示意图。

具体实施方式

在本说明书中,对“一个实施例”或“实施例”的引述意味着,结合该实施例描述的具体特征、结构或特点包括在所要求保护的主题的至少一个实施例中。因此,在本说明书中多处出现的短语“在一个实施例中”或“在实施例中”不一定全部是指同一实施例。此外,具体特征、结构或特点可以结合在一个或更多实施例中。

在实施例中,存储装置可以包括双列直插式存储模块(DIMM),所述双列直插式存储模块包括相变存储器(PCM)模块。可以将这种PCM模块安装且并行地电连接在DIMM上。在一个实施例中,可以包括例如计算系统的主存储器的至少一部分的这种DIMM可以包括存储总线,以便与存储器控制器进行通信。通过这种存储总线,计算系统能够通过存储器控制器来访问DIMM上的PCM模块。

在一个实施例中,DIMM可以适于至少部分地基于动态随机存取存储器(DRAM)模块来进行电操作。例如,DIMM可以包括一个或多个DRAM插座以容纳一个或多个PCM模块,但是要求保护的主题并不局限于此。作为另一个示例,一个或多个PCM模块可以包括DRAM模式寄存器和/或DRAM接口,所述DRAM接口包括适合于DRAM的连接。如下文中更为详细的描述,可以通过使用适当的存储器级和/或系统级处理和/或参数,将PCM模块合并到这种DIMM中。例如,计算系统可以包括基本输入/输出系统(BIOS),所述基本输入/输出系统(BIOS)保持了与PCM模块相对应的参数。例如,这种参数可以包括针对PCM模块的定时、等待时间和/或大小的值。在特定实施方式中,BIOS无需在系统引导启动(system boot)时测试PCM模块。这种BIOS可以包括配置为操作PCM模块的低级(low-1evel)驱动器。此外,这种BIOS可以包括可执行代码以读取PCM模块标识(ID)并对PCM模块配置进行响应。作为另一个示例,PCM模块可以与附加等待时间(additive latency)相关联,该附加等待时间使得能够在DIMM接收行地址之后立即将由例如存储器控制器产生的列地址提供给DIMM。可以将这种附加等待时间引入到PCM模块的定时方案中,以便针对PCM的连续读取命令可以彼此紧密相随,而不会例如存在延迟和在输出数据中引入定时间隙。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恒忆有限责任公司,未经恒忆有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010222395.1/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top