[发明专利]一种AAC音频实时解码容错控制方法无效

专利信息
申请号: 201010287744.8 申请日: 2010-09-19
公开(公告)号: CN102063906A 公开(公告)日: 2011-05-18
发明(设计)人: 毛峡;邵伟国 申请(专利权)人: 北京航空航天大学
主分类号: G10L19/00 分类号: G10L19/00;G10L19/02;G10L19/14
代理公司: 暂无信息 代理人: 暂无信息
地址: 100191*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 aac 音频 实时 解码 容错 控制 方法
【说明书】:

技术领域

发明涉及一种AAC音频实时解码容错控制方法,其容错控制方法可以保证输出音频的不间断性,属于通信领域。

背景技术

先进音频编码(Advanced Audio Coding,简称AAC)是在MP3基础上发展起来的新一代感知音频压缩编解码技术,该技术综合了多种主流音频编解码技术的优点,具有信号压缩比高,重建音质好,编解码过程高度模块化和声道配置灵活等特点。

在实际应用中,需要保证AAC解码输出音频的不间断性。但AAC码流在传输过程中,不可以避免地会出现数据误码、丢失的情况,如果没有相应的容错控制机制,就无法保证输出音频的不间断性。

发明内容

为了保证AAC输出音频的不间断性,本发明提出了一种AAC音频实时解码容错控制方法。该容错控制方法主要包括:AAC解码输入先入先出的数据缓存器(First In First Out,简称FIFO),该FIFO可以容纳2帧AAC码流,防止突发情况下因AAC解码器无法实时取走数据所造成的AAC码流丢失;AAC解码输出FIFO,该FIFO可以容纳3.5帧解码后的脉冲编码调制(Pulse Code Modulation,简称PCM)数据,当此FIFO数据量小于2帧时,AAC解码器对解码后的PCM数据进行插值后再发送到解码输出FIFO,防止因AAC码流在数据传输过程中因存在数据误码、丢失所引起的输出音频中断;预留缓冲区,预留一帧PCM数据,在突发情况下,解码输出FIFO即将为空时产生中断信号,AAC解码器接收到该中断信号后立即将预留缓冲区数据发送到解码输出FIFO,防止输出音频中断。具体步骤如下:

步骤一AAC码流进入FPGA中的AAC解码输入FIFO,如该FIFO数据量大于等于一帧时,将对应的指示信号1置为高电平,如不满一帧数据,则将该指示信号1置为低电平;

步骤二DSP中的AAC解码器检测到对应的指示信号1为高电平时,从AAC解码输入FIFO取出数据进行解码,如为低电平,则继续检测,直至为高电平;

步骤三DSP中AAC解码器完成解码后,检测对应的指示信号2的电平值,如为高电平,则对解码后的PCM数据进行插值,然后将预留缓冲区数据和插值后的前若干PCM数据,共计1026点,发送到解码输出FIFO,并将剩余数据存入预留缓冲区,如为低电平,则检测预留缓冲区是否为满,如满,则将预留缓冲区数据发送到解码输出FIFO,然后将解码后的PCM数据存入预留缓冲区,如不满,则对解码后的PCM数据进行插值,然后将预留缓冲区数据和插值后的前若干PCM数据,共计1024点,发送到解码输出FIFO,并将剩余数据存入预留缓冲区;

步骤四检测解码输出FIFO数据量,如其值大于等于2帧,则对应的指示信号2置为低电平,如其值小于2帧且大于等于64,则对应的指示信号2置为高电平,如其值小于64,则产生中断信号,AAC解码器接收到该中断信号后,立即将预留缓冲区数据发送到解码输出FIFO。

其中,所述的步骤一中:FPGA采用Altera公司的Cyclone EP1C12Q240C8;FIFO深度为1024,宽度为32。

其中,所述的步骤二中:对应的指示信号1的高低电平值是通过将DSP的通用IO口(General-Purpose IO Ports,简称GPIO)与FPGA的IO相连,并由DSP检测其GPIO电平值来实现,DSP为TI公司的TMS320C6727B,使用双通道数据搬移加速控制器(Dual DataMovement Accelerator,简称dMAX)通过外部存储器接口(External Memory Interface,简称EMIF)从FPGA取数,EMIF总线为32位。

其中,所述的步骤三中:对应的指示信号2的高低电平值是通过将DSP的GPIO与FPGA的IO相连,并由DSP检测其GPIO电平值来实现,对应的插值为每隔512个PCM数据点进行1插值,即一帧PCM数据由原来的1024点变为1026点。

其中,所述的步骤四中:当接收到中断信号后,即使预留缓冲区数据不满一帧,也将发送到解码输出FIFO,防止输出音频中断。

本发明的原理:通过增加AAC音频3帧的延时来保证输出音频的不间断性。

本发明与现有技术相比的优点在于:

1、容错控制方法简单、有效;

2、即使在突发情况下也可以保证输出音频的不间断性。

附图说明

图1是本发明提出的容错控制方法的整体流程图;

图2是本发明提出的容错控制方法解码输入端FPGA握手流程图;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航空航天大学,未经北京航空航天大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010287744.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top