[发明专利]一种深亚微米下专用集成电路芯片物理实现方法无效
申请号: | 201010549584.X | 申请日: | 2010-11-19 |
公开(公告)号: | CN101986315A | 公开(公告)日: | 2011-03-16 |
发明(设计)人: | 胡塘 | 申请(专利权)人: | 杭州开鼎科技有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 杭州九洲专利事务所有限公司 33101 | 代理人: | 张继锋 |
地址: | 310012 浙江省杭州市文*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 微米 专用 集成电路 芯片 物理 实现 方法 | ||
1.一种深亚微米下专用集成电路芯片物理实现方法,其特征在于它主要包含:1)、布局规划:完成芯片高度和宽度的确定,完成PAD的排列,完成RAM的放置,完成电源规划;2)、布局:采用时序驱动布局的技术,对标准单元进行布局时考虑电路时序问题,关键路径上的单元有减少线延迟的优先权;3)、时钟树生成:采用时钟树综合的方法完成,采用多级时钟驱动,保证到达各时钟sink点的skew在设计预定范围之内;4)、布线:完成信号线的连接,控制布线的宽度、间距和层次,同时采用多种技术考虑延迟和耦合噪声以及布线的质量,主要有wire-widen、wire-spread和double-via,采用屏蔽技术降低关键路径上的耦合作用;5)、参数提取和静态时序分析:采用寄生参数提取工具提取版图的寄生参数,并进行静态时序分析,采用按照宽度优先(Breadth first search)原则搜索关键路径,方法如下:加输入信号,根据电路中某节点的扇入节点的到达时间来决定该节点的最迟到达时间,然后,将这个最迟到达时间传向输出端;这样就可以得到每个节点信号可能的最迟到达时间和相应的最长路径;如果最长路径不能满足给定的时序约束,就可以检测到一个时序违反;6)、形式验证:通过数学运算将设计与正确的设计进行一致性对比,得出是否一致的结论和不一致处的电路点;7)、物理验证:完成设计规则检查,如天线效应。
2.根据权利要求1所述的深亚微米下专用集成电路芯片物理实现方法,其特征在于所述的PAD的排列同时考虑将来芯片应用于PCB板的走线方便、芯片内部易于实现及SSO多重因素;时钟敏感端口采用带施密特迟滞效应;RAM单元数量达125个,占据芯片70%面积,结合数据流向合理规划,各RAM单元之间需预留出一定空间,以放置时钟驱动元件;电地网络采用ring与stripe相结合的方式;采用定义process corner的方法来表征:在深亚微米下,器件和互连的工艺偏差,如薄膜厚度、侧向尺寸、掺杂浓度;采用典型、快速、慢速三种corner,即布局时完成这三种corner下的时序收敛;采用一种无向量的验证方法,它采用系统的、智能的数学分析来判断某个设计在所有的输入或状态条件下是否能按预期的情形工作;形式验证提取出比较设计和待比较设计中的对应点,通常是寄存器和输入输出端口;通过将设计分成许多的逻辑锥(Logic cone),形式验证比较相对应的逻辑锥;如果比较设计与被比较设计的对应的逻辑锥功能一致,则通过形式验证,否则报告不一致的逻辑锥的位置,以便进行分析。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州开鼎科技有限公司,未经杭州开鼎科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010549584.X/1.html,转载请声明来源钻瓜专利网。