[实用新型]基于线性反馈移位寄存器的集成电路准单跳变测试向量生成器无效
申请号: | 201020282309.1 | 申请日: | 2010-08-05 |
公开(公告)号: | CN201732583U | 公开(公告)日: | 2011-02-02 |
发明(设计)人: | 王义;庞礼军 | 申请(专利权)人: | 贵州师范大学 |
主分类号: | G11C29/08 | 分类号: | G11C29/08 |
代理公司: | 贵阳中新专利商标事务所 52100 | 代理人: | 吴无惧 |
地址: | 550001 *** | 国省代码: | 贵州;52 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 线性 反馈 移位寄存器 集成电路 准单跳变 测试 向量 生成器 | ||
1.基于线性反馈移位寄存器的集成电路低功耗准单跳变测试向量生成器,包括被测电路(6),其特征在于:线性反馈移位寄存器(1)与两输入与门(4)和寄存器(2)电连接,并且与两输入异或门(3)电连接;两输入与门(4)与触发器(5)电连接,两输入异或门(3)与被测电路(6)电连接。
2.根据权利要求1所述的基于线性反馈移位寄存器的集成电路低功耗准单跳变测试向量生成器,其特征在于:线性反馈移位寄存器(1)的输出端接到异或门(3)的输入端;寄存器(2)的输出端接到异或门(3)的另一输入端;异或门(3)的输出端接到被测电路(6)的输入端。
3.根据权利要求1所述的基于线性反馈移位寄存器的集成电路低功耗准单跳变测试向量生成器,其特征在于:触发器(5)与寄存器(2)公用一个时钟脉冲信号Clock;触发器(5)的置位端SET与寄存器(2)的复位端CLR连接在一起,触发器(5)的输出端 连接两输入与门(4)的一个输入端,两输入与门(4)的另一个输入端与触发器(5)的输入端D和寄存器(2)的端相连接;两输入与门(4)的输出端连接到线性反馈移位寄存器(1)的时钟输入端LFSR_Clock和寄存器(2)的输入端D。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于贵州师范大学,未经贵州师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201020282309.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:铁路车辆用多芯屏蔽电缆
- 下一篇:模块化编程器