[发明专利]一种应用于智能卡时钟管脚的数字滤毛刺电路无效
申请号: | 201110009512.0 | 申请日: | 2011-01-17 |
公开(公告)号: | CN102594305A | 公开(公告)日: | 2012-07-18 |
发明(设计)人: | 王彩红 | 申请(专利权)人: | 上海华虹集成电路有限责任公司 |
主分类号: | H03K5/00 | 分类号: | H03K5/00;H03K5/1252 |
代理公司: | 上海东创专利代理事务所(普通合伙) 31245 | 代理人: | 曹立维 |
地址: | 201203 上海*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 应用于 智能卡 时钟 管脚 数字 毛刺 电路 | ||
1.一种应用于智能卡时钟管脚的数字滤毛刺电路,由与非门、或非门、反相器、延时器件链及RS触发器构成,其特征在于电路输入信号经反相器和延时器件链后分为两路,一路信号经或非门和反相器后,为下级RS触发器的复位端另一路信号经与非门电路后为下级RS触发器的置位端
2.如权利要求1所述的一种应用于智能卡时钟管脚的数字滤毛刺电路,其特征在于所述经反相器和延时器件链后产生的两路信号,至少一路信号为无毛刺信号。
3.如权利要求1所述的一种应用于智能卡时钟管脚的数字滤毛刺电路,其特征在于:延时器件链产生的延时时间宽度大于干扰毛刺的宽度。
4.如权利要求1所述的一种应用于智能卡时钟管脚的数字滤毛刺电路,其特征在于与非门组成的RS触发器对电路的两路信号进行处理,产生一个与原输入时钟等占空比的时钟信号,该时钟信号已经滤过高频毛刺。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹集成电路有限责任公司,未经上海华虹集成电路有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110009512.0/1.html,转载请声明来源钻瓜专利网。