[发明专利]后通孔互联型圆片级MOSFET封装结构及实现方法有效

专利信息
申请号: 201110033785.9 申请日: 2011-01-31
公开(公告)号: CN102122671A 公开(公告)日: 2011-07-13
发明(设计)人: 陈栋;胡正勋;张黎;陈锦辉;赖志明 申请(专利权)人: 江阴长电先进封装有限公司
主分类号: H01L29/78 分类号: H01L29/78;H01L23/367;H01L29/417;H01L23/482;H01L21/50;H01L21/60
代理公司: 江阴市同盛专利事务所 32210 代理人: 唐纫兰
地址: 214434 江苏省*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 后通孔互联型圆片级 mosfet 封装 结构 实现 方法
【说明书】:

技术领域

发明涉及一种圆片级芯片尺寸封装结构及实现方法。属于半导体封装技术领域。

背景技术

MOSFET(金属氧化物半导体场效应管)是利用电场效应来控制半导体的场效应晶体管。由于MOSFET具有可实现低功耗电压控制的特性,近年来受到越来越多的关注。MOSFET性能特别是电流承载能力的优劣很大程度上取决于散热性能,散热性能的好坏又主要取决于封装形式。然而传统MOSFET封装主要是TO、SOT、SOP、QFN、QFP等形式,这类封装都是将芯片包裹在塑封体内,无法将芯片工作时产生的热量及时导走或散去,制约了MSOFET性能提升。而且塑封本身增加了器件尺寸,不符合半导体向轻、薄、短、小方向发展的要求。就封装工艺而言,这类封装都是基于单颗芯片进行,存在生产效率低、封装成本高的问题。

圆片级芯片尺寸封装(Wafer Level Chip Scale Packaging)是一种新型封装技术,封装后芯片是裸芯片,尺寸完全等同于芯片尺寸,而且是基于整个晶圆进行的批量封装。如果能够将圆片级芯片尺寸封装技术引入到MOSFET领域,不仅可以提升MOSFET性能、缩小封装尺寸,而且可以提高生产效率、降低封装成本。

MOSFET芯片的源极(Source)和栅极(Gate)位于芯片正面,需要在芯片背面或者内部设置金属层作为芯片的漏极(Drain)。但要实现圆片级芯片尺寸封装,还需要将设置的金属层漏极引到芯片正面,与源极和栅极形成同侧分布。通过在芯片正面形成金属线路、以及在硅通孔内填充金属并与正面的金属线路互联,这样既可以起到形成芯片漏极,又可以将形成的芯片漏极引到芯片正面的作用。

发明内容

本发明的目的在于克服传统MOSFET封装结构及其实现方法的不足,提供一种具有高性能的后通孔圆片级MOSFET封装结构及具有高生产效率和低封装成本的实现方法。

本发明的目的是这样实现的:一种后通孔互联型圆片级MOSFET封装结构,包括芯片本体,在芯片本体正面设置有芯片源电极和芯片栅电极;在芯片本体、芯片源电极和芯片栅电极正面设置有芯片表面保护层;在芯片本体、芯片源电极、芯片栅电极和芯片表面保护层的表面设置有正面线路层;在正面线路层和芯片表面保护层表面设置有线路表面保护层;在正面线路层表面设置有焊球;在芯片本体正面和背面贯穿有芯片通孔;在芯片本体背面设置有线路层,以及在芯片通孔内填充有线路层,且填充于芯片通孔的线路层与芯片通孔侧壁直接接触、以及与正面线路层形成互联。

本发明后通孔互联型圆片级MOSFET封装结构的实现方法,所述封装过程的起点为带有芯片源电极、芯片栅电极和芯片表面保护层的晶圆,通过下列过程得到封装后的MOSFET芯片:

1)、通过光刻、溅射、电镀、光刻胶剥离以及金属刻蚀工艺,形成正面线路层;

2)、通过光刻工艺形成线路表面保护层;

3)、通过减薄、光刻、硅刻蚀以及光刻胶剥离工艺,形成芯片通孔;

4)、通过金属淀积工艺如溅射、蒸发或镀膜,形成线路层;

5)、通过印刷焊料或电镀焊料或植放焊球、然后回流的方法形成焊球;

6)、通过晶圆切割分离的方法形成单颗MSOFET封装芯片。

本发明的有益效果是:

(1)本发明通过形成与通孔壁及芯片背面直接相连的线路层作为作为芯片的漏极,得到了比较大的漏极面积,提升了芯片的电流承载能力;线路层起到散热片作用,提高了芯片工作时的散热效果;并且孔内线路层将所形成的漏极与芯片正面线路层连接,从而实现了在芯片正面通过焊球与外界进行互联,这种结构缩短了芯片与外界互联距离,也增强了芯片导电、导热效果。

(2)相比于传统MOSFET封装,本发明提出的封装方法是基于整个晶圆进行的,而不是基于单颗进行的;所以具有生产效率高、封装成本低的特点。

附图说明

图1为本发明后通孔互联型圆片级MOSFET封装结构的切面示意图。

图2、图3和图4分别为图1中互联部分A的几种细节结构的切面示意图。

图5为晶圆切割分离成单颗封装芯片示意图。

图6为图5中B处相邻芯片各有一排通孔情况下,切割位置位于通孔之间示意图。通过图6的方式得到图2、图3切面示意图所示互联结构。

图7为图5中B处相邻芯片间仅有一排通孔情况下,切割位置位于通孔内示意图。通过图7的方式得到图4切面示意图所示互联结构。

图中附图标记:

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江阴长电先进封装有限公司,未经江阴长电先进封装有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110033785.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top