[发明专利]区域字元线驱动器及其闪存数组装置有效

专利信息
申请号: 201110039640.X 申请日: 2011-02-17
公开(公告)号: CN102646449A 公开(公告)日: 2012-08-22
发明(设计)人: 赤荻隆男 申请(专利权)人: 宜扬科技股份有限公司
主分类号: G11C16/24 分类号: G11C16/24
代理公司: 北京三友知识产权代理有限公司 11127 代理人: 任默闻
地址: 中国台*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 区域 字元 驱动器 及其 闪存 数组 装置
【说明书】:

技术领域

发明系关于一种半导体内存的设计,更特别的是关于一种反或型闪存的区域字符线驱动器及其闪存数组装置。

背景技术

半导体内存的核心包括用来储存信息的内存数组,而内存数组则是以半导体、磁性或铁电性存储细胞为基础。一般而言,所述的内存数组是由许多存储细胞构成的二维数组,每一个存储单元可由一组相互垂直的字符线与位线加以寻址。传统的字符线选择列系用以启动存储单元,而位线选择栏系用以存取(即读取或写入)存储单元。当字符线与位线皆被启动时,则代表选取了电性连接至字符线与位线的存储单元。

随着半导体制程能力的提升,存储单元的尺寸越做越小,连带的总体内存数组的尺寸也越做越小。然而,当内存数组的面积缩小时,对于用来控制写入或是读取内存数组数据的周边电路,其面积相对于总面积的比例就会大幅提高。例如,用来驱动字符线的驱动电路系被安排在存储数组的周边区域,该驱动电路位于字符线的尾端以接收电压。其中,驱动电路的晶体管排列方式相较于存储数组内的存储单元排列方式来说,晶体管的排列方式通常是非常宽松的。因而,随着内存数组尺寸的微缩,传统的驱动电路占用整个内存电路的面积比率就大幅提高。

图1系现有的反或型闪存的一区域字符线驱动器的电路图。现有的每一区域字符线驱动器100包含一PMOS晶体管QA、一第一NMOS晶体管QB及一第二NMOS晶体管QC,该PMOS晶体管QA串联耦接于第一NMOS晶体管QB,而第二NMOS晶体管QC并联耦接于PMOS晶体管QA。PMOS晶体管QA的栅极系耦接至第一NMOS晶体管QB的栅极,并耦接至一控制端GN。PMOS晶体管QA的漏极系耦接至施加电压的漏极控制端D,而源极则耦接至第一NMOS晶体管QB的漏极与第二NMOS晶体管QC的源极,并耦接至内存数组的一区域字符线WL。第一NMOS晶体管QB的漏极端系耦接第二NMOS晶体管QC的源极,以及耦接该区域字符线WL。第一NMOS晶体管QB的源极则耦接至源极控制端S。第二NMOS晶体管QC的栅极则耦接另一控制端GP。利用此电路系可分别提供读取、程序化或抹除偏压至一字符线。

因此,现有的利用三颗MOS晶体管来组成一区域字符线驱动器的方式会在整体电路中占用过多的面积。随着存储晶胞数组尺寸的微缩化,占用过多面积的字符线驱动器是不被乐见的。

发明内容

有鉴于现有的技术的缺点,本发明的一目的在于提供一种区域字符线驱动器及其闪存数组装置,其可减少字符线驱动器于电路上占用的面积。

为达上述目的及其它目的,本发明提供的区域字符线驱动器其系用于驱动反或型闪存的内存数组中一区段内的一区域字符线,该区域字符线驱动器具有的晶体管数量系为两个,系由下列串联的二晶体管组成:一第一晶体管,系为NMOS晶体管,其栅极端用于接收一全域字符线译码器的第一控制信号,其漏极端耦接一漏极控制端用于接收一漏极控制信号,其源极端则耦接该区域字符线;及一第二晶体管,系为NMOS晶体管,其栅极端用于接收该全域字符线译码器的第二控制信号,其漏极端耦接该第一晶体管的源极端以及耦接该区域字符线,其源极端耦接一源极控制端用于接收一源极控制信号;其中,该反或型闪存的内存数组中,同一行上的每一区域字符线驱动器系共享该漏极控制端,亦即,同一行上,每一区域字符线驱动器的第一晶体管的漏极端皆耦接至同一漏极控制端。

于本发明的一实施例中,该全域字符线译码器具有分别耦接该第一晶体管及该第二晶体管的一第一控制端及一第二控制端。

为达上述目的及其它目的,本发明的闪存数组装置,其包含:一内存数组,系包含多个存储单元,该等存储单元区分为复数个区块,每一区块具有复数个区段,每一区段具有复数条区域字符线;复数个区域字符线驱动器,各耦接至对应的区域字符线,每一区域字符线驱动器具有的晶体管数量系为两个,其系由串联的一第一晶体管及一第二晶体管组成,且皆为NMOS晶体管,其中,同一行上,每一区域字符线驱动器的第一晶体管的漏极端皆耦接至同一漏极控制端;及复数个全域字符线译码器,系对应于每一区段并各耦接至对应区段内的所有区域字符线驱动器。

于本发明的一实施例中,同一区块内且同一行的相邻两区域字符线驱动器中,该第一晶体管及该第二晶体管排列的顺序系为相反。

藉此,本发明将现有技术使用的晶体管数量减少为两个,并利用电路上的特殊安排以缩小芯片尺寸(die size)并节省更多的面积来供内存单元使用。

附图说明

图1为现有的反或型闪存的一区域字符线驱动器的电路图。

图2为本发明于一实施例中区域字符线驱动器的电路图。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宜扬科技股份有限公司,未经宜扬科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110039640.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top