[发明专利]串行外围设备接口总线测试系统及方法无效
申请号: | 201110057669.0 | 申请日: | 2011-03-10 |
公开(公告)号: | CN102681925A | 公开(公告)日: | 2012-09-19 |
发明(设计)人: | 何瑞雄 | 申请(专利权)人: | 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 |
主分类号: | G06F11/267 | 分类号: | G06F11/267 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518109 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 串行 外围设备 接口 总线 测试 系统 方法 | ||
1.一种串行外围设备接口(Serial Peripheral Interface,SPI)总线测试系统,所述SPI总线包括数据信号、时钟信号及选择信号,其特征在于,该系统包括:
获取模块,用于获取SPI总线的数据信号、时钟信号及选择信号的波形;
截取模块,用于根据选择信号的波形从数据信号与时钟信号的波形中截取数据信号与时钟信号的有效波形;
叠加模块,用于以时钟信号的各个上升沿为基准,向前及向后各推移指定时间,从数据信号与时钟信号的有效波形中截取各段数据信号与时钟信号的有效波形,将截取的各段数据信号与时钟信号的有效波形各自叠加,得到数据信号与时钟信号的眼图;
绘制模块,用于根据SPI总线的技术规范和时钟信号的眼图,在数据信号的眼图中绘制数据信号的规范眼图;
判断模块,用于判断叠加得到的数据信号的眼图与绘制的数据信号的规范眼图是否相交,以确定SPI总线的数据传输是否正常;及
输出模块,用于输出所述SPI总线的测试结果。
2.如权利要求1所述的SPI总线测试系统,其特征在于,所述获取模块利用示波器来获取所述数据信号、时钟信号及选择信号的波形。
3.如权利要求1所述的SPI总线测试系统,其特征在于,所述截取模块根据选择信号保持有效的起始时间及终止时间来截取数据信号与时钟信号的有效波形。
4.如权利要求1所述的SPI总线测试系统,其特征在于,所述指定时间为二分之一时钟周期。
5.如权利要求1所述的SPI总线测试系统,其特征在于,所述数据信号的规范眼图以时钟信号的眼图的上升沿为基准,由SPI总线的数据信号的建立时间规范值、保持时间规范值、高电压规范值、低电压规范值、上升时间规范值及下降时间规范值而确定。
6.一种串行外围设备接口(Serial Peripheral Interface,SPI)总线测试方法,所述SPI总线包括数据信号、时钟信号及选择信号,其特征在于,该方法包括步骤:
获取SPI总线的数据信号、时钟信号及选择信号的波形;
根据选择信号的波形从数据信号与时钟信号的波形中截取数据信号与时钟信号的有效波形;
以时钟信号的各个上升沿为基准,向前及向后各推移指定时间,从数据信号与时钟信号的有效波形中截取各段数据信号与时钟信号的有效波形,将截取的各段数据信号与时钟信号的有效波形各自叠加,得到数据信号与时钟信号的眼图;
根据SPI总线的技术规范和时钟信号的眼图,在数据信号的眼图中绘制数据信号的规范眼图;
判断叠加得到的数据信号的眼图与绘制的数据信号的规范眼图是否相交,以确定SPI总线的数据传输是否正常;及
输出所述SPI总线的测试结果。
7.如权利要求6所述的SPI总线测试方法,其特征在于,所述数据信号、时钟信号及选择信号的波形利用示波器而获得。
8.如权利要求6所述的SPI总线测试方法,其特征在于,所述数据信号与时钟信号的有效波形根据选择信号保持有效的起始时间及终止时间截取得到。
9.如权利要求6所述的SPI总线测试方法,其特征在于,所述指定时间为二分之一时钟周期。
10.如权利要求6所述的SPI总线测试方法,其特征在于,所述数据信号的规范眼图以时钟信号的眼图的上升沿为基准,由SPI总线的数据信号的建立时间规范值、保持时间规范值、高电压规范值、低电压规范值、上升时间规范值及下降时间规范值而确定。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司,未经鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110057669.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:锯切刀具
- 下一篇:一种亚共晶铸造铝硅合金变质工艺