[发明专利]显示面板上的移位暂存器以及栅极驱动阵列结构有效
申请号: | 201110165156.1 | 申请日: | 2011-06-10 |
公开(公告)号: | CN102226940A | 公开(公告)日: | 2011-10-26 |
发明(设计)人: | 张竣桓;苏国彰;陈勇志;刘俊欣 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 隆天国际知识产权代理有限公司 72003 | 代理人: | 张浴月;张志杰 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示 面板 移位 暂存器 以及 栅极 驱动 阵列 结构 | ||
技术领域
本发明披露一种移位暂存器,尤其涉及显示面板上的一种移位暂存器结构以及栅极驱动阵列结构。显示面板具有基板以及多个像素,像素形成于定义数个像素行的基板上,每个像素行具有H的高度。移位暂存器具有多级移位暂存单元,并且依序配置于基板之上,使得每一级移位暂存单元具有高度为(j*H)的布局,j为大于一的正整数。每一级移位暂存单元用以产生j个扫描信号,其分别用以驱动j个相邻的像素行。
背景技术
一种显示面板具有一基板以及像素元件。这些像素元件的配置排列则是以一矩阵的方式,其具有以行的方式排列的栅极线与以列的方式排列的数据线。显示面板借由一驱动电路所驱动,其中驱动电路包含一栅极驱动器与一数据驱动器。栅极驱动器产生多个栅极信号(扫描信号)依序作用于栅极线,用以一行一行地依序开启像素元件。数据驱动器产生多个源极信号(数据信号),也即,依序对图像信号进行取样,上述源极信号同时作用于数据线,并结合作用于栅极线的栅极信号,用以显示图像于面板之上。
在此驱动电路中,具有多级移位暂存单元的一移位暂存器运用于栅极驱动器中,以产生多个栅极信号,进而依序驱动栅极线。为了降低成本,目前已有许多方式将移位暂存器与栅极驱动器整合于显示面板上。举例来说,其中一种方式是将移位暂存器与栅极驱动器制造于面板的玻璃基板之上,也即所谓栅极驱动阵列结构(Gate Driver on Array,GOA),主要是使用非晶硅(a-Si)薄膜晶体管(TFTs),且/或低温多晶硅(LTPS)薄膜晶体管。
图12所示为一显示面板10,其具有一移位暂存器常见的一栅极驱动阵列结构11。其中,移位暂存器具有多级移位暂存单元16。每一级移位暂存单元16产生一扫描信号,其用以驱动面板上相对应的像素行。在栅极驱动阵列结构11当中,每一级移位暂存单元16形成于具有高度为H的一布局13的基板之上,此高度与显示面板10的像素行12高度相同。当运用于高画质图像显示时,高解析度是非常需要的,因此移位暂存器通常会设计成多个级数。此外,当显示科技更进步发展时,每一级移位暂存单元的电路就变得更加复杂。这使得显示面板的栅极驱动阵列设计变得非常复杂。
因而,迄今为止,本领域普通技术人员无不穷其努力找寻其解决之道,以改善上述的问题症结。
发明内容
为了解决现有技术的问题,本发明的一形式是关于一种移位暂存器。在一实施例中,移位暂存器包含多级移位暂存单元{Sn},n=1,2,...,N,N为一正整数,上述级移位暂存单元相互串联电性耦接。
每一级移位暂存单元Sn,包含一级移位电路以及一解多工电路。级移位电路具有一第一输入端以及一输出端。其中,第一输入端用以接收一第一控制信号HCn。输出端用以输出相对应的输出信号。解多工电路包含一第一开关电路以及一第二开关电路。其中,第一开关电路具有一第一输入端、一第二输入端以及一输出端。第一开关电路的第一输入端用以接收一第一时钟脉冲信号CK1,第一开关电路的第二输入端电性耦接至级移位电路的输出端,第一开关电路的输出端用以相对应输出一第一扫描信号G(2n-1)。第二开关电路具有一第一输入端、一第二输入端以及一输出端。第二开关电路的第一输入端用以接收一第二时钟脉冲信号CK2,第二开关电路的第二输入端电性耦接至级移位电路的输出端,第二开关电路的输出端用以相对应输出一第二扫描信号G(2n)。
第一控制信号HCn、第一时钟脉冲信号CK1以及第二时钟脉冲信号CK2中的每一个均具有特征为介于高电压电平与低电压电平间交替的波形。其中,第一控制信号HCn、第一时钟脉冲信号CK1以及第二时钟脉冲信号CK2的高电压电平的脉宽分别为WH,W1,W2,且满足下列关系式:
WH≥W1+W2
第一开关电路以及第二开关电路中的每一个均具有一第一晶体管。第一晶体管具有一栅极、一源极以及一漏极。栅极电性耦接至开关电路的第二输入端,源极电性耦接至开关电路的第一输入端,漏极电性耦接至开关电路的输出端。在一实施例中,第一开关电路以及第二开关电路中的每一个均还具有一第二晶体管。第二晶体管具有一栅极、一源极以及一漏极。第二晶体管的栅极电性耦接至第一晶体管的漏极,第二晶体管的源极电性耦接至第二晶体管的栅极,第二晶体管的漏极电性耦接至第一晶体管的源极。在另一实施例中,第一开关电路以及第二开关电路中的每一个也均具有一电性耦接至第一晶体管漏极的下拉电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110165156.1/2.html,转载请声明来源钻瓜专利网。