[发明专利]转换速率促进电路、具有该电路的输出缓冲器及其方法有效

专利信息
申请号: 201110221438.9 申请日: 2011-07-19
公开(公告)号: CN102339584A 公开(公告)日: 2012-02-01
发明(设计)人: 金珉成;蒋一权;柳枝澔;金瑛哲;尹浚烈;李暾雨;金素娟;闵庚源;李在勋 申请(专利权)人: 美格纳半导体有限公司
主分类号: G09G3/20 分类号: G09G3/20
代理公司: 北京铭硕知识产权代理有限公司 11286 代理人: 郭鸿禧;王兆赓
地址: 韩国忠清*** 国省代码: 韩国;KR
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 转换 速率 促进 电路 具有 输出 缓冲器 及其 方法
【说明书】:

本申请要求于2010年7月19日提交到韩国知识产权局的第10-2010-0069425号韩国专利申请的优先权,其全部公开合并于此,以资所有目的的参考。

技术领域

以下描述涉及源极驱动器,更为具体地讲,涉及用于输出缓冲器的转换速率促进电路和用于具有输出缓冲器的源极驱动器的输出缓冲器。

背景技术

在作为代表性平板显示器的液晶显示器(LCD)设备中,随着分辨率增加,最大驱动频率增加。因此,用于驱动液晶显示器的液晶面板的源极驱动器应在短的时间内驱动期望的目标值。然而,随着液晶面板的负载增加,源极驱动器的转换速率降低。转换速率表示输出信号多快地赶上输入信号,并表示时间对电压的梯度。如果转换速率低,则源极驱动器无法将期望的目标值提供给液晶面板,从而降低图像品质。

在具有高负载的源极驱动器中,增加输出缓冲器的驱动器晶体管的大小可以是获得高转换速率的方式。但是,该方法需求大空间,并因此促进成本。

发明内容

根据一总体方面,提供了一种用于输出缓冲器的转换速率促进电路,所述转换速率促进电路包括上拉单元和下拉单元,所述上拉单元通过接收缓冲器输入信号并执行上拉操作来提供第一电平的缓冲器输出信号,所述下拉单元通过接收输入信号并执行下拉操作来提供具有与第一电平相反相位的第二电平的缓冲器输出信号,所述电路包括:第一比较器,被配置为通过输入第一输入信号和第二输入信号来产生第一促进信号,所述第一促进信号被配置为促进输出缓冲器的上拉单元的上拉操作;第二比较器,被配置为通过输入第一输入信号和第二输入信号来产生第二促进信号,所述第二促进信号被配置为促进输出缓冲器的下拉单元的下拉操作。

在所述电路中,第一输入信号可包括缓冲器输入信号,第二输入信号可包括缓冲器输出信号。

在所述电路中,第一比较器还可被配置为响应于缓冲器输入信号从高电平改变到低电平而产生第一促进信号。

在所述电路中,第一比较器还可被配置为在产生第一促进信号之后被停止。

在所述电路中,第一比较器可包括:第一比较单元,被配置为接收第一输入信号和第二输入信号并比较第一输入信号与第二输入信号;第一信号产生单元,被配置为根据第一比较单元的输出信号产生第一促进信号。

在所述电路中,上拉单元可包括:PMOS晶体管;电流镜,包括一对PMOS晶体管,下拉单元可包括:NMOS晶体管;电流镜,包括一对NMOS晶体管。

在所述电路中,第一比较单元可包括一对晶体管,所述一对晶体管被配置为用于差分放大,所述一对晶体管中第一输入信号和第二输入信号被提供给各自的栅极;第一比较单元的输出信号可被提供给所述一对晶体管中被提供第一输入信号的的晶体管的漏极。

在所述电路中,第一信号产生单元可包括:第一PMOS晶体管,被配置为基于第一偏置信号执行电流镜操作;第二PMOS晶体管,连接到第一PMOS晶体管并被配置为基于第一比较单元的输出信号产生第一促进信号,其中,第一信号产生单元,还被配置为将第一促进信号提供给下拉单元的电流镜。

在所述电路中,第一比较单元可包括一对晶体管,所述一对晶体管被配置为用于差分放大,所述一对晶体管中第一输入信号和第二输入信号被提供给各自的栅极;第一比较单元的输出信号可被提供给所述一对晶体管中被提供第一输入信号的的晶体管的漏极。

在所述电路中,第一信号产生单元可包括:第一PMOS晶体管,被配置为基于第一偏置信号执行电流镜操作;第二PMOS晶体管,连接到第一PMOS晶体管并被配置为基于第一比较单元的输出信号产生第一促进信号,其中,第一信号产生单元还被配置为将第一促进信号提供给下拉单元的下拉晶体管。

在所述电路中,上拉单元可包括PMOS晶体管,下拉单元可包括NMOS晶体管。

在所述电路中,第一比较单元可包括一对NMOS晶体管,所述一对晶体管被配置为用于差分放大,所述一对晶体管中第一输入信号和第二输入信号被提供给各自的栅极;第一比较单元的输出信号可被提供给所述一对NMOS晶体管中被提供第一输入信号的的晶体管的漏极。

在所述电路中,第一信号产生单元可包括:第一PMOS晶体管,被配置为基于第一偏置信号执行电流镜操作;第二PMOS晶体管,连接到第一PMOS晶体管并被配置为基于第一比较单元的输出信号产生第一促进信号,其中,第一信号产生单元还被配置为将第一促进信号提供给下拉单元的下拉晶体管。

在所述电路中,第一比较器还可包括第一控制器,所述第一控制器被配置为在第一比较单元产生第一促进信号之后停止第一比较单元的操作。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美格纳半导体有限公司,未经美格纳半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110221438.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top