[发明专利]光栅耦合器及其制作方法有效
申请号: | 201110294691.7 | 申请日: | 2011-09-29 |
公开(公告)号: | CN102323646A | 公开(公告)日: | 2012-01-18 |
发明(设计)人: | 仇超 | 申请(专利权)人: | 上海宏力半导体制造有限公司 |
主分类号: | G02B6/34 | 分类号: | G02B6/34;G02B6/124;G02B6/136 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 郑玮 |
地址: | 201203 上海市浦*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 光栅 耦合器 及其 制作方法 | ||
技术领域
本发明涉及光子器件技术领域,特别涉及一种光栅耦合器及其制作方法。
背景技术
集成硅基光学系统,由于其小的器件尺寸,以及与传统集成电路CMOS工艺良好的兼容性,成为目前研究的一个热点。许多微纳米器件已经在硅基上实现集成,如激光器、调制器、滤波器、耦合器、缓存器等。而光栅用于实现耦合器功能,有着耦合面积小、耦合效率高等优点,从而广泛用在平面光学系统中。
进入新世纪以来,随着微纳光电集成技术的不断发展。芯片的集成度越来越高,器件的尺寸不断缩小,用于传输光信号的波导逐渐缩小到了亚微米尺寸。在用于通信波段的众多光波导材料中,绝缘体上硅材料由于波导层有强大的光限制能力,易于制作亚微米级别的低损耗光波导;同时制备工艺与微电子集成电路工艺兼容,大大减少了制备光电芯片的成本,使之成为实现高密度光电集成电路芯片的最有竞争力的材料之一。然而,如图1、图2所示,现有技术光栅耦合器的制作方法包括以下步骤:绝缘层上硅(SOI:silicon-on-insulator)衬底从下往上依次为背衬底6、埋氧化层7,顶硅层(图中未示);通过刻蚀所述顶硅层形成光波导81,作为光传输层,该步刻蚀可以与CMOS的有源区刻蚀一步形成;再采用光刻、刻蚀工艺在光波导81内形成光栅82,将光波导中传输的光耦合到光纤中。所述采用光刻、刻蚀工艺在光波导81内形成光栅82是一步浅刻蚀工艺,需要单独的光罩掩模,增加了工艺流程的复杂程度,成本高。
发明内容
本发明的目的是提供一种与CMOS工艺兼容的光栅耦合器及其制作方法,以简化工艺、降低成本,同时不影响光栅耦合器的效率。
本发明的技术解决方案是提供一种光栅耦合器,包括绝缘层上硅衬底,所述绝缘层上硅衬底包括背衬底、埋氧化层、顶硅层,还包括在顶层硅中形成的光波导,作为光传输层;光波导上的氧化层,用作刻蚀阻挡层;氧化层上的多晶硅光栅,将光波导中传输的光耦合到光纤中。
本发明还提供一种光栅耦合器的制作方法:包括以下步骤:
刻蚀绝缘层上硅衬底的顶硅层,形成光波导;
在光波导上热氧化生长氧化层,在氧化层上沉积多晶硅层;
刻蚀所述多晶硅层,形成光栅。
作为优选:所述刻蚀绝缘层上硅衬底的顶硅层,形成光波导的步骤与CMOS的有源区刻蚀工艺兼容,所述刻蚀所述多晶硅层,形成光栅的步骤与CMOS的栅极区刻蚀工艺兼容。
作为优选:所述氧化层为二氧化硅,与CMOS的栅氧化层制作工艺兼容。
作为优选:所述氧化层的厚度为10-100埃。
作为优选:所述多晶硅层的厚度小于2500埃。
本发明采用两步分别与CMOS工艺有源区刻蚀工艺和栅极区刻蚀工艺兼容的刻蚀工艺制作光栅耦合器,从而与现有技术相比,省掉一张形成光栅的光罩掩模,也省去一步加工步骤,使得本发明具有工艺简单,成本低,易于与CMOS晶体管器件集成,同时保持光栅耦合器效率不受影响的优点。
附图说明
图1是现有技术的光栅耦合器的剖面图。
图2是现有技术的光栅耦合器的俯视图。
图3是本发明光栅耦合器的制作流程图。
图4是本发明的光栅耦合器的剖面图。
具体实施方式
本发明下面将结合附图作进一步详述:
在下面的描述中阐述了很多具体细节以便于充分理解本发明。但是本发明能够以很多不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广,因此本发明不受下面公开的具体实施的限制。
其次,本发明利用示意图进行详细描述,在详述本发明实施例时,为便于说明,表示器件结构的剖面图会不依一般比例作局部放大,而且所述示意图只是实例,其在此不应限制本发明保护的范围。此外,在实际制作中应包含长度、宽度及深度的三维空间尺寸。
如图4所示,本发明的光栅耦合器,包括绝缘层上硅衬底,所述绝缘层上硅衬底包括背衬底1、埋氧化层2、顶硅层(图中未示),还包括在顶层硅中形成的光波导3,作为光传输层;光波导3上的氧化层4,用作刻蚀阻挡层;氧化层4上的多晶硅光栅5,将光波导中传输的光耦合到光纤中。
在本实施例中,该光栅耦合器的制作流程图如图3所示:
在步骤101中,刻蚀顶层硅形成光波导3;所述刻蚀顶层硅形成光波导3的步骤包括在顶层硅上涂覆第一光刻胶并通过光刻形成光波导窗口,刻蚀光波导窗口内的顶层硅,形成光波导3,再除去第一光刻胶。所述刻蚀顶层硅形成光波导3的步骤与CMOS的有源区刻蚀工艺兼容;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海宏力半导体制造有限公司,未经上海宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110294691.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:电梯远程节能在线数据采集方法及装置
- 下一篇:电动卷门保护装置