[发明专利]通过低温处理形成的UMOS半导体器件无效

专利信息
申请号: 201110300327.7 申请日: 2011-09-28
公开(公告)号: CN102446973A 公开(公告)日: 2012-05-09
发明(设计)人: 罗伯特·J·普泰尔 申请(专利权)人: 飞兆半导体公司
主分类号: H01L29/78 分类号: H01L29/78
代理公司: 北京康信知识产权代理有限责任公司 11240 代理人: 余刚;吴孟秋
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 通过 低温 处理 形成 umos 半导体器件
【说明书】:

技术领域

本申请总体上涉及半导体器件及这种器件的制造方法。更具体地,本申请描述了利用低温处理形成的UMOS半导体器件。

背景技术

包含集成电路(IC)的半导体器件或分离器件被用在包含电路板的多种电子装置中。IC器件(或芯片,或分离器件)包括在半导体材料基板表面制造的微型化的电子电路。该电路由许多层叠层构成,该层叠层包括包含能够被扩散进基板(被称作扩散层)的掺杂剂或被注入进基板(注入层)的离子的层。其它层为导体(多晶硅或金属层)或导电层之间的连接部(过孔或接触层)。IC器件或分离器件可以以使用多个步骤的组合的逐层处理来制造,该多个步骤包括生长层、成像、沉积、蚀刻、掺杂及清洗。硅晶片通常被用作基板,并且光刻法被用于标记待被掺杂的不同区域或用于沉积并限定多晶硅、绝缘体或金属层。

一种半导体器件,金属氧化硅场效应晶体管(MOSFET)器件,可被广泛用在包括汽车用电子设备、盘驱动器及电源的大量电子装置中。通常,这些器件用作开关,并且它们被用于将电源连接至负载。一些MOSFET器件可被形成在基板中所制造的沟槽中。使沟槽结构有吸引力的一个特性就是电流垂直地流过MOSFET的沟道。这样允许比电流水平流过沟道随后垂直通过漏极的其它MOSFET具有更高的单位(cell)和/或电流沟道密度。更大的单位和/或电流沟道密度通常意味着基板的每单位面积可制造更多的MOSFET和/或电流沟道,从而提高了包含沟槽MOSFET的半导体器件的电流密度。

发明内容

本发明描述了已经使用低温处理形成的UMOS(U形沟槽MOSFET)半导体器件。可在被用于产生沟槽的蚀刻处理之前形成UMOS结构的源区,这允许通过提前产生栅极氧化层氧化来将低温材料结合在半导体器件中。因此,可取消在沟槽蚀刻后通常被执行的源极推进(source drive-in)和活化处理。所得的UMOS结构包含具有包括低温介电材料的栅极绝缘层和包括低温导电材料的栅极导体这二者的沟槽结构。在沟槽蚀刻之前形成源区可减小高温处理所导致的问题,并且可减小自动掺杂,改善阈值电压控制,减少空穴生成,并能够掺入不能耐受高温处理的诸如硅化物的材料。

附图说明

根据附图可更好理解下面的描述,其中:

图1示出了UMOS半导体器件的一些实施方式;

图2图示了用于制造包含外延层的半导体结构的方法的一些实施方式;

图3示出了用于制造具有在沟槽中形成的栅极结构的半导体结构的方法的一些实施方式;

图4图示了用于制造具有源极层和漏极层的半导体结构的方法的一些实施方式;

图5图示了用于制造包含外延层的半导体结构的方法的其它实施方式;

图6图示了用于制造包含外延层的半导体结构的方法的其它实施方式;

图7图示了用于制造包含外延层的半导体结构的方法的其它实施方式;

图8图示了用于制造包含外延层的半导体结构的方法的其它实施方式;

图9图示了用于制造包含外延层的半导体结构的方法的其它实施方式;

图10图示了用于制造包含外延层的半导体结构的方法的其它实施方式;

图11图示了用于制造包含外延层的半导体结构的方法的其它实施方式;

图12示出了用于制造具有在沟槽中形成的栅极结构的半导体结构的方法的其它实施方式;并且

图13示出了用于制造具有在沟槽和阱区中的栅极结构的半导体结构的方法的其它实施方式。

附图示出了半导体器件的特定方面及制造这种器件的方法。附图与下面的描述一起示出并解释了方法的原理及通过这些方法所制造的结构。在附图中,为了清楚,层和区的厚度被放大。还应理解的是,当层、组件或基板被称作在另一层、组件或基板“之上”时,其可直接在该另一层、组件或基板之上,或者也可以存在插入层。在不同附图中,相同的参考标号表示相同的元件,因此,将不对它们进行重复描述。

具体实施方式

为了提供透彻的理解,下面的描述提供了详尽的细节。然而,本领域技术人员应该理解,不采用这些详尽细节,半导体器件及制造和使用这些器件的相关方法也可被实现并被使用。当然,半导体器件及相关方法可通过修改示出的器件而被应用于实践,并且可与在工业中被通常使用的任意其它装置和技术结合使用。例如,尽管描述涉及UMOS(U形沟槽MOSFET)半导体器件,但是其可以针对诸如静电感应晶体管(SIT)、静电感应闸流管(SITh)、JFET、静电感应器件及LDMOS器件的在沟槽中形成的其它半导体器件来进行修改。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞兆半导体公司,未经飞兆半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110300327.7/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top