[发明专利]内存供电电路无效
申请号: | 201110318410.7 | 申请日: | 2011-10-19 |
公开(公告)号: | CN103064487A | 公开(公告)日: | 2013-04-24 |
发明(设计)人: | 潘亚军;葛婷 | 申请(专利权)人: | 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 |
主分类号: | G06F1/26 | 分类号: | G06F1/26 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518109 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 内存 供电 电路 | ||
技术领域
本发明涉及一种内存供电电路。
背景技术
中央处理器为Sandy Bridge-EP版本的服务器常在该中央处理器两侧分别设置内存插槽模组,每一组内存插槽模组对应一电源控制器,该中央处理器工作时,两组内存插槽模组也同时工作,即使其中一内存插槽模组里的所有内存插槽空载,电源依然在对应的电源控制器的控制下供电给该空载的内存插槽模组,不利于节能。
发明内容
鉴于以上内容,有必要提供一种利于节能的内存供电电路。
一种内存供电电路,用于供电给内存插槽模组,其中该内存插槽模组包括至少一内存插槽,该内存供电电路包括:
一平台控制中枢,用于侦测该内存插槽模组是否处于空载状态,并输出侦测结果;
一基本输入输出系统,用于根据该侦测结果发送对应的命令至该平台控制中枢,以使得当该侦测结果为该内存插槽模组处于空载状态时,该平台控制中枢的输出端输出第一电平信号,当该侦测结果为至少一内存插槽不处于空载状态时,该平台控制中枢的输出端输出第二电平信号;以及
一电源控制电路,当接收到该第一电平信号时,该电源控制电路控制一电源不输出电压至该内存插槽模组,当接收到该第二电平信号时,该电源控制电路控制该电源输出电压至该内存插槽模组。
上述内存供电电路在该平台控制中枢侦测到所有内存插槽空载时发出对应的电平信号,以使得该电源控制电路控制该电源不输出电压至该内存插槽模组,减少了不必要的能耗,利于节能。
附图说明
图1为本发明内存供电电路的较佳实施方式的电路图。
主要元件符号说明
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参考图1,本发明内存供电电路用于供电给内存插槽模组90,该内存供电电路的较佳实施方式包括PCH(Platform Controller Hub,平台控制中枢)60、BIOS(Basic Input/Output System,基本输入输出系统)50、电源控制电路70和电源80。该内存插槽模组90包括若干个内存插槽40。每一内存插槽40通过系统管理总线(system management bus, SMBUS)与该PCH 60的数据端SDA和时钟端SCL相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司,未经鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110318410.7/2.html,转载请声明来源钻瓜专利网。