[发明专利]一种基于MCP封装形式的可重构算子阵列结构的规模扩展方法有效

专利信息
申请号: 201110403768.X 申请日: 2011-12-06
公开(公告)号: CN103151316B 公开(公告)日: 2017-10-20
发明(设计)人: 雍珊珊;王新安;蓝晶;吴承昊;龙晓波;高国华 申请(专利权)人: 北京大学深圳研究生院;南通富士通微电子股份有限公司
主分类号: H01L21/98 分类号: H01L21/98;H01L25/065
代理公司: 暂无信息 代理人: 暂无信息
地址: 518055 广东省*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 mcp 封装 形式 可重构 算子 阵列 结构 规模 扩展 方法
【说明书】:

【技术领域】

本发明涉及集成电路设计和封装技术领域,具体涉及一种基于MCP封装形式的可重构算子阵列结构的规模扩展方法。

【背景技术】

随着集成电路制造工艺进入45-22nm阶段,在单个芯片上集成晶体管数目已经达几十亿这个规模,使得实现阵列规模的结构成为可能。北京大学深圳研究生院集成微系统实验室提出的一种适用于并行计算技术的统一架构的阵列处理结构,并针对该结构申请专利“一种可重构算子的阵列结构201110083948.2”。该阵列结构含有丰富的可重构运算算子、存储算子支持处理的需求,同时大量的路径算子和布线资源支持数据传输的实现,该系统适用于可重构算子的设计能够反复编程支撑多种应用实现的需要。

不同的应用对阵列结构的规模需求不一样,为了满足不同的需求,需要提供多个系列的不同规模的可重构算子阵列结构。本专利提出一种基于MCP封装形式的可重构算子阵列结构的规模扩展方法,只设计一种规模的可重构算子阵列结构芯片,将多个该类阵列结构芯片连接后封装,从而形成更大规模的可重构算子阵列结构芯片。

【发明内容】

本发明的目的是提供一种基于MCP封装形式的可重构算子阵列结构的规模扩展方法,使得同一种设计可适应不同规模的应用需求。

为实现上述目的,本发明提供一种基于MCP封装形式的可重构算子阵列结构的规模扩展方法。所述方法通过将多个可重构算子阵列结构芯片的临近IO相连,单个芯片的未连接IO作为阵列结构的IO被引出,经过封装,从而形成多种规模的阵列结构芯片。步骤如下:

步骤一:将多块可重构算子阵列结构芯片放在一块基板上,并使其固定;

所述步骤一中需要连接的IO为邻近可重构算子阵列结构芯片相邻边的IO,根据需要可以将n个邻近芯片的相邻边的IO相连,n代表等于大于1的整数;

所述步骤一中邻近芯片的分布可以是一维线性相邻,也可是二维相邻;

步骤二:光刻,在所有芯片的IO处形成连接通孔,在需要连接的IO之间形成通道;

所述步骤二中除了通孔和通道部分其他部分被绝缘氧化物所填充;

步骤三:蒸铝,填充IO的连接通孔以及IO之间的通道,形成第一层金属层;

所述步骤三中将需要引出的IO通过连接通孔引到第一层金属上,为最后引到芯片外做准备。同时在第一层金属上实现邻近芯片的相邻边的IO的连接。

步骤四:光刻,在需要连接出的IO处形成连接通孔,其它地方被绝缘氧化物所覆盖;

步骤五:蒸铝,填充IO的连接通孔,露出电性端子;

步骤六:在每个电性端子处生长凸点,完成封装。

本发明的有益效果是:本发明提供一种基于MCP封装形式的可重构算子阵列结构的规模扩展方法,使得同一种设计可适应不同规模的应用需求。

【附图说明】

图1为一种基于MCP封装形式的可重构算子阵列结构的规模扩展方法流程图的实施例;

图2为一种4个可重构算子阵列结构芯片搭建的更大规模阵列结构示意图;

图3至图8为图1所示流程中封装体示意图。

【具体实施方式】

本申请的特征及优点将通过实施例,结合附图进行说明。

本发明提出一种基于MCP封装形式的可重构算子阵列结构的规模扩展方法,所述方法通过将多个可重构算子阵列结构芯片的临近IO相连,单个芯片的未连接IO作为阵列结构的IO被引出,经过封装,从而形成更大规模的阵列结构。该方法可以使得同一种设计可适应不同规模的应用需求。

所述方法的步骤如图1所示。

步骤一S101:将多块可重构算子阵列结构芯片放在一块基板上,并使其固定。

S101中可根据应用的需要可以将n个邻近芯片的相邻边的IO相连,n代表等于大于1的整数。同时邻近芯片的分布可以是一维线性相邻,也可是二维相邻。在图二中给出了以二维相邻方式进行规模扩展的可重构算子阵列结构芯片的IO连接示意图。201为基板,202为单个可重构算子阵列结构芯片,203为IO,204为相邻芯片邻近边IO相连的连接线。

步骤二S102:光刻,在所有芯片的IO处形成连接通孔,在需要连接的IO之间形成通道。

S102中除了通孔和通道部分其他部分被绝缘氧化物所填充。

步骤S103:蒸铝,填充IO的连接通孔以及IO之间的通道,形成第一层金属层。

S103中将需要引出的IO通过连接通孔引到第一层金属上,为最后引到芯片外做准备。同时在第一层金属上实现邻近芯片的相邻边的IO的连接。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院;南通富士通微电子股份有限公司,未经北京大学深圳研究生院;南通富士通微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110403768.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top