[发明专利]一种具有高Ge组分的应变SiGe层的制备方法无效
申请号: | 201110408312.2 | 申请日: | 2011-12-09 |
公开(公告)号: | CN102403202A | 公开(公告)日: | 2012-04-04 |
发明(设计)人: | 王向展;王微;秦桂霞;曾庆平 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H01L21/205 | 分类号: | H01L21/205 |
代理公司: | 成都科海专利事务有限责任公司 51202 | 代理人: | 盛明洁 |
地址: | 610054 四川省*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 具有 ge 组分 应变 sige 制备 方法 | ||
所属技术领域
本发明属于半导体技术领域,特别涉及一种制备高锗(Ge)组分的应变SiGe层的方法。
背景技术
在现代半导体技术中,提高半导体器件的性能是一个很重要的课题。提高载流子迁移率是提高半导体器件的驱动电流的有效措施之一,而载流子迁移率的提高可以通过在沟道中引入应变来实现。如对于P型绝缘栅型场效应管(PMOSFET),采用具有压应变的应变SiGe作为沟道可以大大提高空穴的迁移率,从而提高器件的性能;从另一方面来说,和硅相比,锗材料具有更高的载流子迁移率。所以,SiGe层中Ge组分越大,层中的应变越大,载流子迁移率提高越大,对器件性能的提高越有利。
通常制备应变SiGe都是直接在硅Si衬底上外延,由于Si衬底与SiGe层之间不同的晶格常数,Si衬底上外延出来的SiGe层都有压应变。但是当Ge组分过高时,层中会产生大量的位错缺陷,导致层中的应变部分被弛豫,不利于器件性能的提高,因此传统制得的SiGe层中的Ge组分通常为30%~40%。
综上所述,探索新方法生长含有高Ge组分,质量好的的应变SiGe层来进一步提高空穴迁移率很有意义。
发明内容
本发明的目的是为了克服已有技术制备应变SiGe层对Ge组分比例限制的缺点,特提供一种新的制备应变SiGe层的方法。
该方法是:1、准备硅衬底;2、利用低温硅(LT-Si)的方法和离子注入的方法制备应变Si层(具体步骤结合实施例阐述)。因为本发明所需用的应变Si层只是作为外延应变SiGe层的基地,不需用有太大的应变,层中应变小于0.3%即可,并且应变Si层的表面粗糙度可以控制在106m-2一下,所以上述两种方法均满足本实验需求,且工艺简单;3、利用化学气相淀积(CVD)在应变Si层上外延一层含Ge组分为60%~90%的高Ge组分SiGe层,得到本发明结果。
本方法的优点就在于:1、在应变Si层上淀积SiGe层,由于Si的晶格常数<张应变Si的晶格常数<SiGe的晶格常数,SiGe和应变Si的晶格常数差不如和Si的大,这样在外延SiGe层时,就不会因晶格常数差异过大而产生过多的缺陷、位错等,所以即使外延较高Ge组分的SiGe层,也不会出现因缺陷、位错过多而使应变弛豫的现象,并且由于缺陷、位错较少,SiGe层的质量容易控制。这样外延的SiGe层中Ge组分可以达到60%~90%;2、因为本方法所需要的应变Si只是作为淀积高Ge组分的SiGe层的基底,而不是作为器件材料,所以层中的应变不需要很大,层中应变小于0.3%即可,因此用常规很简单的办法就可以制得满足本发明要求的、质量较好的应变Si层;3、本方法所涉及的设备,工艺等,都是最常见最普通的半导体工艺,成本低,步骤简单,最重要的是得到的应变SiGe中的Ge组分比常规方法提高40%左右,用于制作高迁移率的半导体器件效果明显。
附图说明
图1是本发明涉及的本发明流程概图。
图2是本发明实施例一涉及的用LT-Si法所得到的层结构概图。
图3是本发明实施例二涉及的在Si衬底上外延Si0.8Ge0.2层的示意图。
图4是本发明实施例二涉及的在Si衬底和Si0.8Ge0.2层间进行离子注入的示意图。
图5是本发明实施例二涉及的用离子注入法最后得到的总的层结构概图。
实施例:
结合附图通过实施例进一步说明本发明:
实施例一:利用低温硅(LT-Si)的方法制备应变Si层
结合附图2通过LT-Si制备应变Si,然后在应变Si上制备高Ge组分应变SiGe层的方法,具体方法包括以下步骤:
步骤一:准备Si衬底1,采用单晶硅作为衬底,并对其进行清洗;
步骤二:在Si衬底1上,采用化学气相淀积(CVD),在400°C的温度下,外延100nm的LT-Si层102;
步骤三:在LT-Si层102上,采用化学气相淀积(CVD),以SiH4,GeH4为气源,在550℃下,外延100nmGe含量为20%的弛豫Si0.8Ge0.2层3;
步骤四:在弛豫Si0.8Ge0.2层3上,采用化学气相淀积(CVD),在550℃下,生长一层50nm的应变Si层4;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110408312.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:热风吹拂式钛屑连续烘干机
- 下一篇:一种矩形高频真空联合干燥箱
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造