[发明专利]一种改进型时间判决器无效
申请号: | 201110430246.9 | 申请日: | 2011-12-21 |
公开(公告)号: | CN102497196A | 公开(公告)日: | 2012-06-13 |
发明(设计)人: | 吴建辉;王子轩;张萌;黄成;陈超;江平;周正亚;陈庆 | 申请(专利权)人: | 东南大学 |
主分类号: | H03K19/08 | 分类号: | H03K19/08 |
代理公司: | 南京苏高专利商标事务所(普通合伙) 32204 | 代理人: | 柏尚春 |
地址: | 214135 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 改进型 时间 判决 | ||
1.一种改进型时间判决器,其包括一个时间比较器和一个RS锁存器,其特征在于:在时间比较器中加入一个或门;当两个输入时钟的上升沿到达时,比较器会判断出到达时间的先后,并将相应的输出结果送至锁存器锁定状态。
2.根据权利要求1所述的一种改进型时间判决器,其特征在于:该时间判决器包括四个NMOS管,即第一NMOS管M1,第二NMOS管M2,第三NMOS管M3,第四NMOS管M4,两个PMOS管,即第一PMOS管M5,第二PMOS管M6,一个或门OR1和一个RS锁存器;其中第一NMOS管M1,第二NMOS管M2,第三NMOS管M3,第四NMOS管M4,第一PMOS管M5,第二PMOS管M6,或门OR1构成了时间比较器;
第一输入时钟信号clk1、第二输入时钟信号clk2分别接NMOS管第一NMOS管M1,第二NMOS管M2的栅极,第一NMOS管M1,第二NMOS管M2的源极相连并接地,第一NMOS管M1的漏极接M3的源极,第二NMOS管M2的漏极接第四NMOS管M4的源极;第三NMOS管M3的栅极分别接RS锁存器的S端和第四NMOS管M4的漏极,第四NMOS管M4的栅极分别接R锁存器的R端和第三NMOS管M3的漏极;第三NMOS管M3的漏极接第一PMOS管M5的漏极,第四NMOS管M4的漏极接第二PMOS管M6的漏极,第一PMOS管M5、第二PMOS管M6的源极接电源Vdd;
或门OR1的输入端分别连接输入时钟信号第一输入时钟信号clk1、第二输入时钟信号clk2,或门OR1的输出端接第一PMOS管M5,第二PMOS管M6的栅极;
RS锁存器的S输入端接第三NMOS管M3的栅极,R输入端接第四NMOS管M4的栅极;RS锁存器的输出端Q和Qn作为整个时间判决器电路的输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110430246.9/1.html,转载请声明来源钻瓜专利网。