[实用新型]基于NIOSII处理器的高速成像系统无效

专利信息
申请号: 201120007939.2 申请日: 2011-01-12
公开(公告)号: CN202095007U 公开(公告)日: 2011-12-28
发明(设计)人: 尚媛园;关永;杨新华;赵晓旭;刘卉;徐达维;韩宝媛 申请(专利权)人: 首都师范大学
主分类号: H04N5/232 分类号: H04N5/232;H04N5/235;H04N5/3745
代理公司: 暂无信息 代理人: 暂无信息
地址: 100048 北京市西三*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 niosii 处理器 高速 成像 系统
【权利要求书】:

1.基于NIOS II处理器的高速成像系统,包括光学成像部分、嵌入式图像采集系统和主控计算机;其中所述光学成像部分包括光学镜头和图像传感器,所述嵌入式图像采集系统包括嵌入式最小系统、图像传感器控制器和像素信号处理电路,其特征在于:其中所述嵌入式最小系统包括嵌入式CPU、时钟产生电路、SDRAM和网卡,用以完成该嵌入式图像采集系统的任务调度和与所述主控计算机之间的数据和命令传输。

2.根据权利要求1所述的高速成像系统,其特征在于:在所述像素读出的状态下,所述传感器控制器从两个输出端口读出像素信号。

3.根据权利要求2所述的高速成像系统,其特征在于:从输出端口读出的像素信号先经过一个电压跟随电路对该像素信号进行电流放大,放大后的信号进入差分放大电路,差分放大后的信号进入AD变换电路,在AD时钟的驱动下把该像素信号转换为12位的数字信号,该数字信号先进入DMA中的缓存,当有256个像素读出后,DMA把256个像素数据写入SDRAM,直至一帧图像全部写入SDRAM。

4.根据权利要求1-3中任一项所述的高速成像系统,其特征在于:所述图像传感器采用CMOS图像传感器LUPA4000,所述传感器控制器采用FPGA时序控制电路。 

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于首都师范大学,未经首都师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201120007939.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top