[实用新型]基于NIOSII处理器的高速成像系统无效
申请号: | 201120007939.2 | 申请日: | 2011-01-12 |
公开(公告)号: | CN202095007U | 公开(公告)日: | 2011-12-28 |
发明(设计)人: | 尚媛园;关永;杨新华;赵晓旭;刘卉;徐达维;韩宝媛 | 申请(专利权)人: | 首都师范大学 |
主分类号: | H04N5/232 | 分类号: | H04N5/232;H04N5/235;H04N5/3745 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100048 北京市西三*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 niosii 处理器 高速 成像 系统 | ||
1.基于NIOS II处理器的高速成像系统,包括光学成像部分、嵌入式图像采集系统和主控计算机;其中所述光学成像部分包括光学镜头和图像传感器,所述嵌入式图像采集系统包括嵌入式最小系统、图像传感器控制器和像素信号处理电路,其特征在于:其中所述嵌入式最小系统包括嵌入式CPU、时钟产生电路、SDRAM和网卡,用以完成该嵌入式图像采集系统的任务调度和与所述主控计算机之间的数据和命令传输。
2.根据权利要求1所述的高速成像系统,其特征在于:在所述像素读出的状态下,所述传感器控制器从两个输出端口读出像素信号。
3.根据权利要求2所述的高速成像系统,其特征在于:从输出端口读出的像素信号先经过一个电压跟随电路对该像素信号进行电流放大,放大后的信号进入差分放大电路,差分放大后的信号进入AD变换电路,在AD时钟的驱动下把该像素信号转换为12位的数字信号,该数字信号先进入DMA中的缓存,当有256个像素读出后,DMA把256个像素数据写入SDRAM,直至一帧图像全部写入SDRAM。
4.根据权利要求1-3中任一项所述的高速成像系统,其特征在于:所述图像传感器采用CMOS图像传感器LUPA4000,所述传感器控制器采用FPGA时序控制电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于首都师范大学,未经首都师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201120007939.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种气管导管
- 下一篇:内啮合圆弧齿面双级组合真空泵