[实用新型]一种用于高速系统的两相不交叠时钟产生电路有效
申请号: | 201120080110.5 | 申请日: | 2011-03-24 |
公开(公告)号: | CN202135105U | 公开(公告)日: | 2012-02-01 |
发明(设计)人: | 虞君新;吴明远 | 申请(专利权)人: | 无锡思泰迪半导体有限公司 |
主分类号: | H03K3/017 | 分类号: | H03K3/017 |
代理公司: | 无锡盛阳专利商标事务所(普通合伙) 32227 | 代理人: | 顾吉云 |
地址: | 214028 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 高速 系统 两相 交叠 时钟 产生 电路 | ||
技术领域
本实用新型涉及时钟电路的技术领域,具体为一种用于高速系统的两相不交叠时钟产生电路。
背景技术
两相不交叠时钟产生电路广泛应用于开关电容电路中,传统上主要有两输入与非门和反相器组成。由于电路较为固定并且简单使用,所以使用较为广泛。两相不交叠时钟示意图如图1所示。
传统的两相不交叠时钟产生电路如图2所示,图中的反相器1串联的延时构成了两相不交叠时钟的间隙。输入时钟和该时钟反相后分别作为与非门的输入,与非门的输出经过反相器延时后的输出分别作为输入连接到与非门的另一个输入端。在以上描述的过程中,形成一个重要的影响两相不交叠时钟电路性能的参数:时钟间隙(Clock gap),即:一路时钟的下降沿和另一路时钟的上升沿的时间间隙,在相当多的高速应用中,用户希望这个时间间隙能够较为稳定,从而能够在各种工艺条件下获得较好的整体性能。
随着高速时钟应用的迅速发展,开关电容电路的时钟速度也在不断提高,目前已经有达到GHz的开关电容电路。在实际设计当中发现传统形式的两相不交叠时钟电路已经不能适应高速开关电容电路的要求。如图一所示,传统的方法延时是由反相器产生的,由于反相器的延时随着工艺和温度会产生飘移,飘移范围达到30%以上,随着时钟速度达到GHz,十几皮秒的飘移都会对电路的性能产生致命的影响,这样就给高速应用中带来了挑战。
发明内容
针对上述问题,本实用新型提供了一种用于高速系统的两相不交叠时钟产生电路,其使得时钟间隙稳定,不会随着工艺和温度的变化而变化。
一种用于高速系统的两相不交叠时钟产生电路,其技术方案是这样的:其包括占空比为50%的时钟生成电路,输入时钟连接所述占空比为50%的时钟生成电路的输入接口,所述占空比为50%的时钟生成电路的输出接口分为两路时钟信号,其特征在于:所述两路时钟信号的其中一路时钟信号直接连接占空比为a%的时钟生成电路A,另一路时钟信号连接反相器后连接占空比为a%的时钟生成电路B,所述占空比为a%的时钟生成电路A的周期和其中一路时钟信号的周期相同,所述占空比为a%的时钟生成电路A所生成的信号的上升沿的起点和所述其中一路时钟信号的上升沿的起点同步;所述占空比为a%的时钟生成电路B的周期和所述另一路时钟信号的周期相同,所述占空比为a%的时钟生成电路B所生成的信号的上升沿的起点和所述另一路时钟信号通过反相器后对应输出信号的上升沿的起点同步;其中a﹤50。
采用本实用新型的结构后,由于占空比为a%的时钟生成电路A、占空比为a%的时钟生成电路B分别预先设定其上升沿的起点与其对应占空比为50%的时钟同步,即输出的一路时钟的下降沿与另一路时钟的上升沿之间的时间差固定,时间差不随工艺和温度的变化,始终与时钟的周期成比例,故当设定时钟信号的周期为T,则时钟间隙为(50-a)%T,该时钟间隙稳定。综上所述,本实用新型的有益效果是:使得时钟间隙稳定,不会随着工艺和温度的变化而变化。
附图说明
图1为两相不交叠时钟的示意图;
图2为现有的两相不交叠时钟产生电路结构示意图;
图3为本实用新型的两相不交叠时钟产生电路的结构示意图;
图4为采用本实用新型的结构后各时钟输入、输出的波形图示意图。
具体实施方式
见图3,其包括占空比为50%的时钟生成电路,输入时钟CLKIN连接占空比为50%的时钟生成电路的输入接口,占空比为50%的时钟生成电路的输出接口分为两路时钟信号,两路时钟信号的其中一路时钟信号Va直接连接占空比为a%的时钟生成电路A,之后输出一路输出信号CLKOUTA,另一路时钟信号Va连接反相器后生成时钟信号Vb ,时钟信号Vb连接占空比为a%的时钟生成电路B,之后输出另一路输出信号CLKOUTB,占空比为a%的时钟生成电路A的周期和时钟信号Va的周期相同,占空比为a%的时钟生成电路A所生成的信号的上升沿的起点和时钟信号Va的上升沿的起点同步;占空比为a%的时钟生成电路B的周期和时钟信号Vb的周期相同,占空比为a%的时钟生成电路B所生成的信号的上升沿的起点和时钟信号Vb上升沿的起点同步;其中a﹤50。
采用图3结构后各时钟输入、输出的波形图示意图见图4,设定输入时钟CLKIN的周期为T,则时钟间隙为(50-a)%T,时钟间隙稳定。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡思泰迪半导体有限公司,未经无锡思泰迪半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201120080110.5/2.html,转载请声明来源钻瓜专利网。