[实用新型]一种随机时间-数字转换器有效
申请号: | 201120240173.2 | 申请日: | 2011-07-08 |
公开(公告)号: | CN202135115U | 公开(公告)日: | 2012-02-01 |
发明(设计)人: | 吴建辉;王子轩;张萌;黄成;陈超;黄福青;吉新村;江平 | 申请(专利权)人: | 东南大学 |
主分类号: | H03M1/04 | 分类号: | H03M1/04;H03M1/50 |
代理公司: | 南京经纬专利商标代理有限公司 32200 | 代理人: | 许方 |
地址: | 214135 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 随机 时间 数字 转换器 | ||
1.一种随机时间-数字转换器,包括STDC阵列和编码器,其特征在于:还包括输入切换电路,其中时钟电路将两个时钟信号分别输入至输入切换电路的两个输入端,输入切换电路将时钟电路输入的两个时钟信号以轮换交叉换位的形式输送给STDC阵列的两个输入端,并同时输出触发控制信号至编码器;STDC阵列中每个比较器都独立的对两个时钟信号的快慢进行判断,并将判断结果送入编码器汇总处理,编码器输出两个时钟信号的相位差的大小和正负。
2.根据权利要求1所述的一种随机时间-数字转换器,其特征在于:所述输入切换电路包括一个D触发器、四个与门、两个或门,其中,
第一时钟信号分别接D触发器的时钟端、第二与门和第三与门的第二输入端;D触发器的触发信号输出端分别接第一与门、第三与门的第一输入端以及编码器的第一输入端,D触发器输出的触发信号经过一级反相之后分别接D触发器的D输入端、第二与门和第四与门的第一输入端;
第二时钟信号分别接第一与门和第四与门的第二输入端;
第一与门和第二与门的输出端接第一或门的输入端,第三与门和第四与门的输出端接第二或门的输入端;第一或门、第二或门的输出端分别作为输入切换电路的第一输出端和第二输出端。
3.根据权利要求1所述的一种随机时间-数字转换器,其特征在于:所述STDC阵列由64个相同的比较器单元构成,所述比较器单元采用传统的差分比较器级联RS锁存器的结构。
4.根据权利要求1所述的一种随机时间-数字转换器,其特征在于:所述编码器采用64输入-7输出编码器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201120240173.2/1.html,转载请声明来源钻瓜专利网。