[发明专利]多核处理器中的处理器内核通信有效
申请号: | 201180005030.6 | 申请日: | 2011-02-11 |
公开(公告)号: | CN102667744A | 公开(公告)日: | 2012-09-12 |
发明(设计)人: | 安德鲁·乌尔夫;马克·列维特 | 申请(专利权)人: | 英派尔科技开发有限公司 |
主分类号: | G06F13/36 | 分类号: | G06F13/36 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 戎志敏 |
地址: | 美国特*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 多核 处理器 中的 内核 通信 | ||
技术领域
本发明大体涉及处理器技术,更具体地,涉及多核处理器中的处理器内核通信。
背景技术
多核处理器包括以阵列设置的两个或更多个独立处理器内核。传统多核处理器中的每个处理器内核通常共享相同的电源电压和时钟信号,以简化处理器内核之间的接口。针对功耗管理,可以利用动态电源电压和时钟速率控制,使得多核处理器可以在需要时以高功率和高时钟频率来工作,以及在降低了计算需求时以低功率来工作。
发明内容
本公开的一个实施例通常涉及一种多核处理器。一个示例多核处理器可以包括:多核处理器中的处理器内核的第一集合,其中处理器内核的第一集合中的每个处理器内核被配置为动态接收第一电源电压和第一时钟信号;多核处理器中的处理器内核的第二集合,其中处理器内核的第二集合中的每个处理器内核被配置为动态接收第二电源电压和第二时钟信号;以及与处理器内核的第一集合及处理器内核的第二集合相耦合的接口块,其中所述接口块被配置为便于处理器内核的第一集合和处理器内核的第二集合之间的通信。
本公开的另一实施例通常涉及一种用于管理多核处理器中的通信的方法,所述多核处理器包括多个处理器内核,所述多个处理器内核具有处理器内核的第一集合和处理器内核的第二集合。一个示例方法可以包括:响应于针对处理器内核的第一集合的时钟频率改变请求,使与多个处理器内核中的一个或多个处理器内核的通信停止;以及在确定了与处理器内核的第一集合相关联的第一锁相环操作已经获取了第一锁定信号、以及与处理器内核的第二集合相关联的第二锁相环操作也已经获取了第二锁定信号之后,恢复与多个处理器内核中的一个或多个处理器内核的通信。
本公开的另一实施例通常涉及一种包含指令序列的计算机可读介质,所述指令序列用于管理多核处理器中的通信,所述多核处理器包括多个处理器内核,所述多个处理器内核具有处理器内核的第一集合和处理器内核的第二集合。当通过计算设备执行一个示例指令序列时,所述计算设备可以被配置为:响应于针对处理器内核的第一集合的时钟频率改变请求,发布第一命令,以使与多个处理器内核中的一个或多个处理器内核的通信停止;以及在确定了与处理器内核的第一集合相关联的第一锁相环操作已经获取了第一锁定信号、以及与处理器内核的第二集合相关联的第二锁相环操作也已经获取了第二锁定信号之后,发布第二命令,以恢复与多个处理器内核中的一个或多个处理器内核的通信。
以上发明内容仅仅是说明性的,而绝不是限制性的。除了上述示例性的方案、实施例和特征之外,参照附图和以下详细说明,将清楚其他方案、其他实施例和其他特征。
附图说明
根据以下说明和所附权利要求,结合附图,本公开的前述和其他特征将更加清楚。这些附图仅仅示出了根据本公开的一些示例,且因此不应被认为是限制本公开范围。通过使用附图以额外的特征和细节来详细描述本公开。
图1示出了多核处理器的示例配置;
图2是示出了处理器内核的示例集合的框图,其中处理器内核的示例集合具有带电平移位器的示例接口块;
图3是示出了处理器内核的示例集合的另一框图,其中处理器内核的示例集合具有带同步器的示例接口块;
图4是示出了用于管理时钟频率改变的示例转化处理例程的流程图;以及
图5是示出了用于在多核处理器中处理处理器内核通信的示例计算机程序产品的框图;
以上全部均根据本公开的至少一些实施例来进行设置。
具体实施方式
在以下详细说明中,参考了作为详细说明的一部分的附图。在附图中,类似符号通常表示类似部件,除非上下文另行指明。具体实施方式部分、附图和权利要求书中记载的示例性实施例并不是限制性的。在不脱离在此所呈现主题的精神或范围的情况下,可以利用其他实施例,且可以进行其他改变。应当理解,在此一般性记载以及附图中图示的本公开的各方案可以按照在此明确公开的多种不同配置来设置、替换、组合和设计,并且构成了本公开的一部分。
本公开总体涉及与多核处理器的功率管理相关的设备、方法、系统和计算机程序。
多核处理器可以包括以阵列设置的多个处理器内核。可以通过可从位于多核处理器外围的控制块接收的信号来控制与单个处理器内核相关联的功率简档(profile)。功率简档可以包括但不限于:内核处理器的一个或多个电源电压、内核处理器的时钟速率、内核处理器的时钟乘法器、内核处理器的功率抑制、和/或内核处理器的休眠状态周期。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英派尔科技开发有限公司,未经英派尔科技开发有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201180005030.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:无焊电连接
- 下一篇:记录材料冷却装置及图像形成装置