[发明专利]使用受控时钟抖动的分数杂散减小在审
申请号: | 201180036819.8 | 申请日: | 2011-07-26 |
公开(公告)号: | CN103026629A | 公开(公告)日: | 2013-04-03 |
发明(设计)人: | L·罗马诺;A·文卡;S·达尔托索;A·米拉尼;B·布鲁恩 | 申请(专利权)人: | 马维尔国际贸易有限公司 |
主分类号: | H03L7/16 | 分类号: | H03L7/16 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 酆迅 |
地址: | 巴巴多斯*** | 国省代码: | 巴巴多斯;BB |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 使用 受控 时钟 抖动 分数 减小 | ||
1.一种装置,包括:
抖动生成器,被配置为:
接收基准时钟;
向所述基准时钟添加抖动;以及
向锁相环路(PLL)输出具有被添加抖动的所述基准时钟,所述PLL被用于生成用于收发机的本地振荡器(LO)信号,以及
抖动控制器,被配置为向所述抖动生成器输出信号,以控制被添加到所述基准时钟的所述抖动的特性,
其中具有被添加抖动的所述基准时钟被用于减小由耦合入所述PLL的射频(RF)攻击者所引起的分数杂散。
2.根据权利要求1所述的装置,其中所述抖动生成器包括延迟线,所述延迟线包括多个延迟元件,其中每个延迟元件以延迟量来延迟所述基准时钟。
3.根据权利要求2所述的装置,其中所述抖动控制器包括边缘选择器,所述边缘选择器被配置为选择由所述延迟元件中的一个延迟元件输出的延迟基准信号,以输出具有所述抖动的所述基准时钟。
4.根据权利要求3所述的装置,其中所述抖动控制器还包括序列生成器,所述序列生成器被配置为生成选择码,所述选择码指示所述边缘选择器应当选择由所述延迟元件中的一个延迟元件输出的哪个延迟基准信号。
5.根据权利要求4所述的装置,其中生成选择码的序列以选择由延迟元件输出的不同的延迟基准信号,以控制所述抖动的特性。
6.根据权利要求2所述的装置,其中:
所述抖动生成器还包括第二延迟线;
所述第一延迟线被配置为接收与所述RF攻击者的周期有关的时钟信号;
延迟锁定回路被配置为基于与所述RF攻击者的所述周期有关的所述基准时钟来输出延迟控制信号;以及
所述延迟控制信号被用于调谐在所述第二延迟线中的每个延迟元素的所述延迟量。
7.根据权利要求1所述的装置,其中所述抖动的所述特性在所述PLL的带宽内添加少量能量,以限制所述RF信号频谱的劣化。
8.根据权利要求7所述的装置,其中所述PLL带宽之外的能量被所述PLL所滤除。
9.根据权利要求1所述的装置,其中所述抖动的所述特性包括可与引起所述分数杂散的所述RF攻击者的周期相比的幅度。
10.根据权利要求1的所述的装置,其中所述抖动消除所述分数杂散。
11.根据权利要求1所述的装置,其中所述抖动具有将所述分数杂散的至少一部分移动到偏置到所述PLL带宽之外的频率的调制频率。
12.根据权利要求1所述的装置,其中所述抖动将所述分数杂散转换成噪声基底。
13.一种包括根据权利要求1所述的装置的系统,其中所述PLL被配置为:接收具有被添加抖动的所述基准时钟;以及
基于具有被添加抖动的所述基准时钟输出所述LO信号。
14.一种方法,包括:
接收基准时钟;
接收控制信号以控制向所述基准时钟添加的抖动的特性;
基于所述控制信号向所述基准时钟添加所述抖动;以及
向锁相环路(PLL)输出具有被添加抖动的所述基准时钟,所述PLL被用于生成用于收发机的本地振荡器(LO)信号,
其中具有被添加抖动的所述基准时钟被用于减小由耦合入所述PLL的射频(RF)攻击者所引起的分数杂散。
15.根据权利要求14所述的方法,其中添加所述抖动包括从包括多个延迟元件的第一延迟线选择延迟基准时钟信号,其中每个延迟元件以延迟量来延迟所述基准时钟。
16.根据权利要求15所述的方法,其中接收所述控制信号包括接收指示应该选择来自于所述延迟元件中的一个延迟元件的哪个延迟基准时钟信号。
17.根据权利要求16所述的方法,其中接收选择码的序列以选择不同的延迟基准信号来控制所述抖动的所述特性。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于马维尔国际贸易有限公司,未经马维尔国际贸易有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201180036819.8/1.html,转载请声明来源钻瓜专利网。