[发明专利]一种数据总线分时复用方法、系统及电子支付密码器有效

专利信息
申请号: 201210054847.9 申请日: 2012-03-02
公开(公告)号: CN103294634A 公开(公告)日: 2013-09-11
发明(设计)人: 袁兰平;杨全术;王智勇 申请(专利权)人: 深圳兆日科技股份有限公司
主分类号: G06F13/40 分类号: G06F13/40
代理公司: 深圳中一专利商标事务所 44237 代理人: 张全文
地址: 518000 广东省深圳*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 数据 总线 分时 方法 系统 电子 支付 密码
【权利要求书】:

1.一种数据总线分时复用方法,其特征在于,包括下述步骤:

S1:当需要对第一芯片进行读/写操作时,通过第二控制线控制第二芯片处于不使能状态;

S2:当对所述第一芯片的读/写操作完成后,通过第一控制线控制所述第一芯片处于不使能状态;

S3:当需要控制外围设备时,通过第一控制线控制第一芯片的总线处于高阻状态,根据需要改变总线数据,将总线数据输出至所述第二芯片的输出端,并通过第二控制线关闭所述第二芯片,同时输出的数据被锁存到所述第二芯片的输出端。

2.如权利要求1所述的方法,其特征在于,所述第一芯片为密码芯片,所述第二芯片为数据锁存芯片。

3.如权利要求2所述的方法,其特征在于,所述外围设备包括:连接在所述数据锁存芯片的输出控制端的开关机模块、用户卡模块以及无线键盘模块。

4.如权利要求3所述的方法,其特征在于,所述步骤S1具体为:

从总线上送一组数据,使得所述数据锁存芯片的第3位SS10B_RST信号为0,密码芯片退出省电模式进入工作状态,第一控制线控制密码芯片处于使能状态,对密码芯片进行读/写操作。

5.如权利要求4所述的方法,其特征在于,所述步骤S2具体为:

使总线进入高阻状态,通过第二控制线控制所述数据锁存芯片处于使能状态,从总线上送一组数据,使得数据锁存芯片的第3位SS10B_RST信号为1,所述密码芯片进入省电模式。

6.一种数据总线分时复用系统,其特征在于,包括:

控制器,内置有控制软件,分别通过第一控制线和第二控制线输出控制信号;

第一芯片,通过数据总线与所述控制器进行数据交换,并根据所述第一控制线输出的控制信号进行读/写操作;

第二芯片,通过数据总线与所述控制器进行数据交换,并根据所述第二控制线输出的控制信号将总线数据锁存在所述第二芯片的输出端,对连接在所述第二芯片的输出端的外围设备进行控制。

7.如权利要求6所述的数据总线分时复用系统,其特征在于,所述第一芯片为密码芯片,所述第二芯片为数据锁存芯片。

8.如权利要求7所述的数据总线分时复用系统,其特征在于,所述外围设备包括:

连接在所述数据锁存芯片的输出控制端的开关机模块、用户卡模块以及无线键盘模块。

9.一种电子支付密码器,包括微处理器,其特征在于,还包括权利要求6-8任一项所述的数据总线分时复用系统,所述数据总线分时复用系统与所述微处理器连接,用于扩展外围设备。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳兆日科技股份有限公司,未经深圳兆日科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210054847.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top