[发明专利]一种栅极驱动电路及显示器有效
申请号: | 201210067475.3 | 申请日: | 2012-03-14 |
公开(公告)号: | CN102651208A | 公开(公告)日: | 2012-08-29 |
发明(设计)人: | 李天马;祁小敬 | 申请(专利权)人: | 京东方科技集团股份有限公司;成都京东方光电科技有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 罗建民;陈源 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 栅极 驱动 电路 显示器 | ||
技术领域
本发明属于显示器领域,具体涉及一种用于薄膜晶体管液晶显示器(Thin Film Transistor Liquid Crystal Display,简称TFT-LCD)的栅极驱动电路及显示器。
背景技术
在TFT-LCD中,显示每一帧画面的基本原理是通过源极驱动器(source driver)将每一行像素所需的数据信号依次从上往下输出,同时,栅极驱动器(gate driver)依次从上到下对每一行像素栅极输入一定宽度的方波进行选通。
传统的方法是将栅极驱动集成电路(gate driver IC)和源极驱动集成电路(source driver IC)通过COG(Chip on Glass)工艺邦线(bounding)在玻璃面板上。然而,在实际生产过程中,当TFT-LCD的分辨率较高时,栅极驱动的输出较多,而且会增加栅极驱动集成电路的长度,这不仅增加了COG(Chip on Glass)工艺的难度,而且降低了产品的良率。
为此,相关技术人员提出了阵列基板行驱动(Gate Driver on Array,以下简称GOA)技术,其是将栅极驱动集成电路通过阵列工艺制作在玻璃面板上,这不仅可以降低生产成本,增加面板的可靠性,而且对于小尺寸的TFT-LCD而言,还可以减小集成电路绑定(IC bounding)的难度。
移位寄存器是GOA技术中用于产生栅极所需波形的栅极驱动电路。图1为现有的移位寄存器的电路原理图。请参阅图1,移位寄存器包括四个晶体管和两个电容,每个晶体管均包括栅极、源极和漏极。其中,第一晶体管T1的漏极、第二晶体管T2的源极、第三晶体管T3的栅极、第一电容C1和第二电容C2交汇形成节点P。第一晶体管T1的栅极和源极连接,并作为移位寄存器的信号输入端STV,第一晶体管T1的漏极与第二晶体管T2的源极连接;第二晶体管T2的栅极与第四晶体管T4的栅极连接,并接收来自外部的重设信号Reset,第二晶体管T2的漏极接收来自外部电路的低电平信号Voff;第三晶体管T3的源极接收来自外部电路的第二时钟信号CLK2,第三晶体管T3的栅极与节点P连接,第三晶体管T3的漏极与第四晶体管T4的源极、第二电容C2连接,并作为移位寄存器的输出端Row;第四晶体管T4的栅极与第二晶体管T2的栅极连接,第四晶体管T4的漏极与第二晶体管T2的漏极连接,并接收来自外部电路的低电平信号Voff;第一电容C1的一端与第一时钟信号CLK1连接,另一端与节点P连接;第二电容C2的一端与节点P连接,另一端与第三晶体管T3的漏极、第四晶体管T4的源极连接。
然而,上述移位寄存器使用的钟频率较高,导致用于产生栅极所需波形的栅极驱动电路不仅功耗较高,抗干扰能力较弱,而且输出功率较小,毛刺较多、较大,有时还会出现悬空,导致输出波形不稳定。
发明内容
本发明要解决的技术问题就是针对现有技术中存在的上述缺陷,提供一种栅极驱动电路,其不仅功耗低,抗干扰能力强,而且波形稳定。
为此,本发明还提供一种显示器,其功耗低,抗干扰能力强。
解决上述技术问题的所采用的技术方案是提供一种栅极驱动电路,包括多个级联移位寄存器,所述移位寄存器包括:
信号输出电路,所述信号输出电路接收来自外部电路的正向时钟信号,所述信号输出电路包括时钟晶体管和电平晶体管,所述时钟晶体管在输出时钟信号,所述电平晶体管输出恒低电平信号;
信号输入电路,所述信号输入电路与所述时钟晶体管连接,其接收前一移位寄存器的输出信号,并使所述时钟晶体管导通;
反向电路,所述反向电路与所述时钟晶体管和电平晶体管连接,其接收来自外部电路的反向时钟信号,并使所述时钟晶体管截止,同时使所述电平晶体管导通;
逻辑电路,所述逻辑电路与所述时钟晶体管连接,其在所述电平晶体管导通前,使所述时钟晶体管保持导通。
其中,所述信号输入电路、所述信号输出电路、所述反向电路和所述逻辑电路交汇形成第一节点;所述信号输出电路和所述反向电路交汇形成第二节点。
其中,所述信号输出电路、所述信号输入电路和所述反向电路均是由MOS型晶体管组成。
其中,所述信号输入电路包括第一晶体管,所述第一晶体管的源极和栅极连接前一移位寄存器的输出信号;所述第一晶体管的漏极连接至所述第一节点。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;成都京东方光电科技有限公司,未经京东方科技集团股份有限公司;成都京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210067475.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种利用真菌激活蛋白提高木霉菌剂生物防病活性的技术
- 下一篇:一种多用节能锅