[发明专利]一种用于LTE的并行Turbo码内交织器的实现方法无效
申请号: | 201210177005.2 | 申请日: | 2012-06-01 |
公开(公告)号: | CN102739358A | 公开(公告)日: | 2012-10-17 |
发明(设计)人: | 杨盛波 | 申请(专利权)人: | 武汉邮电科学研究院 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 湖北武汉永嘉专利代理有限公司 42102 | 代理人: | 邓寅杰 |
地址: | 430074 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 lte 并行 turbo 交织 实现 方法 | ||
1.一种用于LTE的并行Turbo码内交织器的实现方法,其方法依次包括以下步骤:
步骤1)、首先,状态机根据编码有效信号,转入编码状态,首先根据码块长度k,产生两个查表地址,LUT高地址和LUT低地址,LUT低地址查表取出常数 ,,,LUT高地址查表取出常数以及;其中和为3GPP TS 36.212 V10.0.0协议5.1.3.2.3节定义的QPP交织器系数,LUT表的结构设计如下:
;
步骤2)、用8个时钟,按照递推式,计算得到,,…,的值,再根据递推式,计算得到
,,…的值,其中,,,,计算初值的时候一个时钟输出一个交织后的地址;
步骤3)、 接下来,按照递推式,每个时钟生成8个交织地址输出,其中,;
步骤4)、用步骤3)生成的8个交织地址分别去查8个内容相同的RAM存储器从而得到8个比特数据,RAM存储器的内容为前级CRC的输出;
步骤5)、将步骤4)得到的8个比特数据收集起来,组成一路8位的数据输出,并送入下一级RSC编码器进行编码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉邮电科学研究院,未经武汉邮电科学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210177005.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种LED路灯
- 下一篇:自适应传输模式的方法及装置