[发明专利]延迟时间可调的芯片过流保护电路有效

专利信息
申请号: 201210219121.6 申请日: 2012-06-28
公开(公告)号: CN102751696A 公开(公告)日: 2012-10-24
发明(设计)人: 高静;付园园;姚素英;徐江涛;史再峰 申请(专利权)人: 天津大学
主分类号: H02H3/08 分类号: H02H3/08;H02H3/06
代理公司: 天津市北洋有限责任专利代理事务所 12201 代理人: 刘国威
地址: 300072*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 延迟时间 可调 芯片 保护 电路
【说明书】:

技术领域

发明涉及集成电路设计领域,尤其涉及一种PFC电路的延迟时间可调过流保护电路,具体讲,涉及延迟时间可调的芯片过流保护电路。

背景技术

随着日益增大的对绿色能源的要求,针对电网电流不断升高问题的法规标准逐步实施,功率因数校正技术成为电源管理领域的关键。而过流保护电路是PFC电路不可缺少的重要组成部分。

图1-1中开关管电流过大时会引起开关管烧毁,而开关管的导通与关断对输入电流波形以及输出电压至关重要,从而影响到整个功率因数校正电路。

传统过流保护电路多采用直接采样比较的方法。然而开关管开启瞬间,由于受开关噪声的影响,开关管上的电流非常大,现有的过流保护技术易引起过流误判断及误动作,影响正常的过流保护功能。必须设计前沿消隐电路,使过流保护电路有一定的延迟以避免这类误动作的发生。

发明内容

本发明旨在克服现有技术的不足,解决传统过流保护技术中开关管闭合瞬间的大电流引起过流误判断以及影响正常过流保护功能的问题,为达到上述目的,本发明采取的技术方案是,延迟时间可调的芯片过流保护电路,包含前沿消隐LEB模块和过流比较器两部分,采样到的开关管DRV电流通过电阻转换为电压,通过前沿消隐模块,经过一段时间的延迟后,采样电压传递到比较器正端,当电压大于比较器参考电压Vref时,比较器输出ocp为高电平,比较器输出ocp控制开关管DRV为低电平,即出现过流情况时,比较器输出ocp控制开关管DRV断开,使电流下降,当过流情况消失时,过流信号自动解除。

前沿消隐模块的结构为:由电流源、NMOS管N1、电容C、反相器、传输管组成,电流源输出经B点连接到NMOS管N1漏极,NMOS管N1源极、漏极间为电容C,B点经一个反相器连接到A点,A点连接到传输管一个控制端,A点经另一个反相器连接到传输管另一个控制端,DRV通过反相器连接到NMOS管N1栅极,DRV=0时,即开关管断开时,此时NMOS管N1导通,从而传输管断开,Vin为低电平,即开关管断开时,其电流为0,而电感放电,电感电流减小,不会出现过流情况;DRV=1时,开关管闭合,此时NMOS管N1断开,电流源给电容C充电,经过延迟时间后,B点电压充电到NMOS管N1导通阈值,从而使传输管导通,将采样电压Vcs传递给Vin;通过改变NMOS管N1宽长比以调节镜像的电流大小或者改变电容值可实现延迟时间可调。

过流比较器结构为:输入电压Vin、参考电压Vref分别连接到一对差分MOS管的栅极,差分放大器经反相器进行输出,当输入电压Vin大于参考电压Vref时,即出现过流时,经过反相器整形,比较器输出ocp为高电平,该过流信号通过DRV信号控制开关管断开,使电流减小。当过流情况消失时,即检测到采样电压Vin小于参考电压Vref时,过流信号ocp为低电平,过流自动解除。

本发明的技术特点及效果:

本发明的过流保护电路增加了前沿消隐电路,避免了在开关管闭合瞬间传统过流保护技术中存在的过流误判断以及影响正常过流保护功能的问题。当出现过流情况时,通过过流信号控制开关管断开,使电流下降;当过流情况消失时,自动解除过流信号。消隐电路的延迟时间通过调节消隐模块的电流源或者电容实现可调。

附图说明

图1过流保护电路框图。

图2前沿消隐电路框图。

图3前沿消隐电路。

图4过流比较器结构。

具体实施方式

为解决传统过流保护技术中开关管闭合瞬间的大电流引起过流误判断以及影响正常过流保护功能的问题,本发明提出了一种延迟时间可调的过流保护电路。出现过流情况时,过流信号控制开关管断开,使电流下降;当过流情况消失时,过流信号自动解除。延迟时间可通过调节电流源或者电容实现可调。

图1为本发明过流保护电路框图,包含前沿消隐LEB模块和过流比较器两部分。采样到的开关管电流通过电阻转换为电压,通过前沿消隐模块,经过一段时间的延迟后,将采样电压传递到比较器正端,当电压大于参考电压Vref时,比较器输出ocp为高电平,该过流信号控制DRV为低电平,即出现过流情况时,过流信号ocp控制开关管断开,使电流下降。当过流情况消失时,过流信号自动解除。

图2为前沿消隐电路框图,开关管闭和即DRV为高电平时,直到电流源给电容充电到超过NMOS管导通阈值,传输门导通,从而将采样电压传递到比较器正端。延迟时间可通过调节电流源或者电容实现可调。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210219121.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top