[发明专利]环路增益校准方法有效
申请号: | 201210229664.6 | 申请日: | 2008-10-16 |
公开(公告)号: | CN102739244A | 公开(公告)日: | 2012-10-17 |
发明(设计)人: | 张湘辉;汪炳颖;詹景宏;谢秉谕 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | H03L7/085 | 分类号: | H03L7/085;H03L7/099 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 任默闻 |
地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 环路 增益 校准 方法 | ||
1.一种环路增益校准方法,用于全数字锁相环,所述的环路增益校准方法包含:
根据对应于所述的全数字锁相环的时间数字转换器模块所接收的参考信号的参考周期的半周期的码变化量、所述的时间数字转换器模块所接收的所述的参考信号的参考频率、所述的全数字锁相环的数控振荡器和ΣΔ调制器模块的数控振荡器的频率响应或上述各条件的组合,对ΣΔ调制器补偿模块的ΣΔ调制器补偿模块放大器的增益进行调制;及
根据所述的全数字锁相环的反馈路径模块的ΣΔ调制器的输入端的频率变化量、对应于所述的频率变化量的码变化量、分数码变化量、所述的时间数字转换器模块所接收的所述的参考信号的所述的参考频率或上述各条件的组合,对调制器的调制器放大器的增益进行调制。
2.如权利要求1所述的路径增益校准方法,其特征在于,根据对应于所述的全数字锁相环的所述的时间数字转换器模块所接收的所述的参考信号的所述的参考周期的半周期的所述的码变化量、所述的时间数字转换器模块所接收的所述的参考信号的所述的参考频率、所述的全数字锁相环的所述的数控振荡器和ΣΔ调制器模块的所述的数控振荡器的所述的频率响应或上述各条件的组合,对所述的ΣΔ调制器补偿模块的所述的ΣΔ调制器补偿模块放大器的增益进行调制包含:
根据下式对所述的ΣΔ调制器补偿模块放大器的增益进行调制:
其中b为所述的ΣΔ调制器补偿模块放大器的增益;N1为对应于所述的时间数字转换器模块所接收的所述的参考信号的所述的参考周期的半周期的所述的码变化量;为分频器的响应;Fref为所述的时间数字转换器模块所接收的所述的参考信号的所述的参考频率。
3.如权利要求2所述的环路增益校准方法,其特征在于,所述的方法另包含:
根据下式对对应于累加器的累加器放大器的增益进行调制:
其中b为所述的累加器放大器的增益;N1为对应于所述的时间数字转换器模块所接收的所述的参考信号的参考周期的半周期的所述的码变化量;为所述的分频器的所述的响应;Fref为所述的时间数字转换器模块所接收的所述的参考信号的所述的参考频率。
4.如权利要求1所述的环路增益校准方法,其特征在于,根据所述的全数字锁相环的所述的反馈路径模块的所述的ΣΔ调制器的所述的输入端的所述的频率变化量、对应于所述的频率变化量的所述的码变化量、所述的分数码变化量、所述的时间数字转换器模块所接收的所述的参考信号的所述的参考频率或上述各条件的组合,对所述的调制器的所述的调制器放大器的增益进行调制包含:
根据下式对所述的调制器放大器的增益进行调制:
其中c为所述的调制器放大器的增益;ΔN·Fref指所述的ΣΔ调制器的所述的输入端的所述的频率变化量;ΔI指对应于所述的频率变化量ΔN·Fref的所述的码变化量,且所述的码变化量ΔI在数字低通滤波器的输出信号所取得;ΔN指所述的分数码变化量;Fref为所述的时间数字转换器模块所接收的所述的参考信号的所述的参考频率。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210229664.6/1.html,转载请声明来源钻瓜专利网。