[发明专利]数字化变电站测试系统中的多通道同步方法无效

专利信息
申请号: 201210241408.9 申请日: 2012-07-12
公开(公告)号: CN103178920A 公开(公告)日: 2013-06-26
发明(设计)人: 刘劲;丁建义;廖明康;杨德勇;葛庆光 申请(专利权)人: 深圳市康必达中创科技有限公司
主分类号: H04J3/06 分类号: H04J3/06
代理公司: 暂无信息 代理人: 暂无信息
地址: 518040 广东省深圳*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 数字化 变电站 测试 系统 中的 通道 同步 方法
【权利要求书】:

1.数字化变电站测试系统中的多通道同步方法,基于IEC61850协议标准为核心的数字化变电站控制系统,进行数字化变电站全站的仿真测试,其特征在于:变电站全站的多通道同步仿真测试方法包括以下步骤,

a、数字化变电站仿真测试系统采用多CPU方案,在多CPU系统中,有且只有一个CPU作为时间同步的主CPU,该CPU的时钟同时也是整个系统的时钟,其它的CPU均为从CPU,从CPU的时钟均需与主CPU的时钟进行同步,各CPU之间采用千兆以太网进行互联通讯,通过网络测量和控制系统的精密时钟同步协议标准(IEEE1588)实现精确时间同步;

b、记录消息在离开和到达一台设备时的“时间戳”(记录本地时间),并消息实际到达或离开设备时出现硬件时间戳;

c、计算主时钟设备到从时钟设备的延迟,消息由主时钟设备发送,从时钟设备负责接收这些消息,并计算主时钟设备到从时钟设备的通信路径延迟;

d、计算从时钟设备到主时钟设备的延迟,从时钟设备发送DelayReq消息,主时钟设备予以响应发送DelayResp消息,利用这些消息,从时钟设备可以计算从时钟设备到主时钟设备的通信路径延迟;

e、计算从时钟与主时钟的时间差;

f、调整从时钟设备的时间,知道与主时钟的时间差之后,各从时钟需要调整自己的本地时间,与主时钟保持一致。

2.根据权利要求1所述的数字化变电站测试系统中的多通道同步方法,其特征在于:所述步骤f调整从时钟设备的时间包括两方面,1、从时钟设备需要加上时间差以调整绝对时间,使其时间在此刻与主时钟时间完全一致;2、从时钟设备需要调整各自的时钟频率,与主时钟的频率保持一致。

3.根据权利要求1或2所述的数字化变电站测试系统中的多通道同步方法,其特征在于:在实际调整从时钟设备的时间的操作中,调整分两步进行,1、如果时间差过大,例如1秒以上,则应用绝对时间调整;2、如果时间差较小,则使从时钟的频率改变某一百分比。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市康必达中创科技有限公司,未经深圳市康必达中创科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210241408.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top