[发明专利]基于分数输入和输出相位而操作的数字锁相环有效
申请号: | 201210266806.6 | 申请日: | 2009-01-12 |
公开(公告)号: | CN102843128A | 公开(公告)日: | 2012-12-26 |
发明(设计)人: | 加里·约翰·巴兰坦;孙博 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H03L7/085 | 分类号: | H03L7/085;H03L7/087 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 刘国伟 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 分数 输入 输出 相位 操作 数字 锁相环 | ||
1.一种设备,其包含:
振荡器,其经配置以产生振荡器信号;以及
数字锁相环(DPLL),其经配置以接收来自所述振荡器的所述振荡器信号和参考信号且产生用于所述振荡器的控制信号,所述DPLL包含经配置以通过记录所述振荡器信号的周期的数目来确定粗略输出相位的合成累加器,所述合成累加器是基于具有比所述振荡器信号的频率低的频率的所述参考信号而被更新。
2.根据权利要求1所述的设备,其中所述合成累加器在每一更新时间间隔中由第一整数值或第二整数值进行更新,所述第一和第二整数值是由所述振荡器信号的所述频率和所述参考信号的所述频率确定的连续整数值。
3.根据权利要求2所述的设备,其中所述DPLL进一步包含评估单元,所述评估单元经配置以在每一更新时间间隔中评估所述第一和第二整数值的两个假设,且基于对所述两个假设的所述评估的结果来提供对在每一更新时间间隔中由所述第一或第二整数值更新所述合成累加器的指示。
4.根据权利要求3所述的设备,其中所述DPLL进一步包含时间/数字转换器(TDC),所述TDC经配置以基于所述振荡器信号与所述参考信号之间的相位差来确定精细输出相位,且其中所述评估单元经配置以基于所述第一和第二整数值、所述粗略输出相位、所述精细输出相位和输入相位来评估所述两个假设。
5.根据权利要求4所述的设备,其中所述评估单元经配置以基于所述第一整数值、所述粗略输出相位和所述精细输出相位来确定第一假设的输出相位,基于所述第二整数值、所述粗略输出相位和所述精细输出相位来确定第二假设的输出相位,且提供对在所述第一假设的输出相位比所述第二假设的输出相位更接近于所述输入相位的情况下由所述第一整数值更新所述合成累加器或否则由所述第二整数值更新所述合成累加器的指示。
6.根据权利要求4所述的设备,其中所述评估单元经配置以基于所述第一整数值、所述粗略输出相位、所述精细输出相位和所述输入相位来确定第一假设的相位误差,基于所述第二整数值、所述粗略输出相位、所述精细输出相位和所述输入相位来确定第二假设的相位误差,且提供对在所述第一假设的相位误差的量值小于所述第二假设的相位误差的量值的情况下由所述第一整数值更新所述合成累加器或否则由所述第二整数值更新所述合成累加器的指示。
7.根据权利要求1所述的设备,其中所述DPLL进一步包含:
射频(RF)累加器,其经配置以通过记录所述振荡器信号的周期的数目来确定所述粗略输出相位,所述RF累加器是基于所述振荡器信号而进行操作。
8.根据权利要求7所述的设备,其中所述RF累加器在第一持续时间内被启用,且在第二持续时间内被停用,且其中所述合成累加器在所述第二持续时间内被启用。
9.根据权利要求7所述的设备,其中所述DPLL进一步包含锁定检测器,所述锁定检测器经配置以确定所述DPLL是否经锁定,且其中在所述DPLL未经锁定时启用所述RF累加器,且在所述DPLL已经锁定后启用所述合成累加器。
10.一种方法,其包含:
基于参考信号,通过记录来自振荡器的振荡器信号的周期的数目来确定粗略输出相位,所述参考信号具有比所述振荡器信号的频率低的频率,其中,所述粗略输出相位是由合成累加器确定的;
基于所述粗略输出相位和输入相位来确定相位误差;以及
基于所述相位误差而产生用于所述振荡器的控制信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210266806.6/1.html,转载请声明来源钻瓜专利网。