[发明专利]一种提高嵌入式操作系统并行处理实时性的软硬件混合式结构有效
申请号: | 201210321233.2 | 申请日: | 2012-09-03 |
公开(公告)号: | CN102902513A | 公开(公告)日: | 2013-01-30 |
发明(设计)人: | 赵极远;王逸林 | 申请(专利权)人: | 哈尔滨工程大学 |
主分类号: | G06F9/38 | 分类号: | G06F9/38;G06F9/48 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 150001 黑龙江省哈尔滨市南岗区*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 提高 嵌入式 操作系统 并行 处理 实时 软硬件 混合式 结构 | ||
技术领域
本发明涉及的是一种基于FPGA的嵌入式处理装置。
背景技术
在基于FPGA的系统应用中,加入嵌入式处理器可以极大的增加系统灵活性,同时为避免不必要的延迟,一般应用于此类处理器上的操作系统皆为嵌入式实时操作系统。为实现多个任务的并行执行,传统方法是通过操作系统时间分片机制实现多个任务的伪并行处理,但其串行执行程序的本质使实时性受限。为提高操作系统并行处理实时性,目前已有的解决办法是一种纯硬件结构的操作系统(示意结构如图1所示),操作系统的全部功能都通过FPGA硬件单元实现,处理器仅用于配置操作系统的功能寄存器,基于FPGA的并行性实现真正的多任务并行处理,这种操作系统的弊端是只能实现特定任务,无法实现通用嵌入式操作系统的复杂功能,使得操作系统应用灵活性受限。
发明内容
本发明的目的在于提供一种可以提升操作系统多任务同步以及任务切换的速度,并可实现真正的多任务并行处理的提高嵌入式操作系统并行处理实时性的软硬件混合式结构。
本发明的目的是这样实现的:
由软件部分、硬件部分以及Avalon总线组成;所述软件部分包括应用程序代码、操作系统内核以及硬件描述层三个部分,操作系统内核通过硬件描述层完成与底层Avalon总线的通信,应用程序代码调用操作系统内核完成用户所需功能;所述硬件部分通过FPGA上硬件单元实现,包括硬核任务模块、硬核消息模块以及系统加速模块,硬核任务模块、硬核消息模块以及系统加速模块都通过Avalon总线实现与软件部分的双向数据通信,同时硬核任务模块与硬核消息模块间双向数据通信。
所述操作系统内核实现通用嵌入式实时操作系统功能,包括时间管理、核心调度、内存管理、标志管理、信号管理、消息管理及任务管理。
所述硬核任务模块由任务管理函数控制,还包括专门的功能函数用于管理硬核消息模块以及系统加速模块。
所述系统加速模块用于对核心调度、时间管理以及内存管理进行加速。
所述硬核消息模块用于对标志管理、信号管理以及消息管理进行加速。
本发明提出了一种新的提高嵌入式操作系统并行处理实时性的操作系统的软硬件混合式结构,应用在基于Altera FPGA的嵌入式处理器上,将传统嵌入式实时操作系统内核中的任务切换、消息传递等耗时C语言代码通过FPGA外部逻辑单元进行硬件加速,并用FPGA逻辑单元直接搭建硬核任务模块,这样就可以提升操作系统多任务同步以及任务切换的速度,并可实现真正的多任务并行处理。
本发明的主要特征包括:
1、所述的混合式操作系统软件部分运行于Altera公司嵌入式软核处理器Nios II上。包括应用程序代码、操作系统内核以及硬件描述层三个部分。
2、所述的硬件描述层用于通过Avalon总线完成与混合式操作系统硬件部分的通信功能。
3、所述的操作系统内核用于完成通用嵌入式操作系统功能以及调用混合式操作系统硬件部分完成多任务并行处理等功能。
4、所述的应用程序代码由用户自己定义,用于调用操作系统内核函数或者直接调用硬件描述层代码实现相应功能。
5、所述的Avalon总线为Altera公司应用于其可编程逻辑器件上的一种总线规范。
6、所述的混合式操作系统硬件部分为通过FPGA上硬件单元实现,包括硬核任务模块、硬核消息模块和系统加速模块三部分。
7、所述的硬核任务模块为通过FPGA上的硬件单元实现,完成用户特定任务功能需求。
8、所述的硬核消息模块用于完成硬核任务与硬核任务之间、硬核任务与软件任务之间的信号消息传递。
9、所述的系统加速模块用于对操作系统内核相应功能进行加速处理。
本发明的有益效果是:
相对于传统嵌入式实时操作系统,纯硬件结构操作系统虽然在操作系统并行处理实时性方面有巨大优势,但是其纯硬件结构的本质使得它在处理复杂任务时有局限性,只能实现一些适合FPGA逻辑结构的简单任务。
本发明提出的这种操作系统软硬件混合式结构,不但提高了操作系统并行处理的实时性,还能够通过软件部分实现通用嵌入式实时操作系统的功能,另外通过系统加速模块的设计,也提高了操作系统内核中软件程序执行的速度。既可以保证通用嵌入式实时操作系统的应用灵活性,又可以在单一处理器下实现真正的多任务并行处理。
附图说明
图1是纯硬件化操作系统实现多任务并行处理示意图;
图2是软硬件混合式结构的操作系统并行处理示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工程大学,未经哈尔滨工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210321233.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:配电线路故障巡查装置
- 下一篇:一种湿度补偿漏电报警器