[发明专利]一种多通道高速并行交替ADC采样电路无效

专利信息
申请号: 201210339516.X 申请日: 2012-09-13
公开(公告)号: CN102868406A 公开(公告)日: 2013-01-09
发明(设计)人: 阎波;焦少波;沈建;姚远;林水生;李广军 申请(专利权)人: 电子科技大学
主分类号: H03M1/36 分类号: H03M1/36
代理公司: 电子科技大学专利中心 51203 代理人: 李明光
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 通道 高速 并行 交替 adc 采样 电路
【权利要求书】:

1.一种多通道高速并行交替ADC采样电路,包括模拟差分信号输入模块、时钟产生和分相模块、并行ADC模块、数据传输模块,模拟差分信号输入模块的各数据输出端与并行ADC模块中对应的各数据输入端相连,时钟产生和分相模块的各时钟输出端与并行ADC模块中对应的各时钟输入端相连,并行ADC模块的各数据输出端与数据传输模块相连;时钟产生和分相模块包括时钟产生单元、分相单元、单端转差分单元,时钟产生单元的输出端与分相单元的输入端相连,分相单元的各输出端对应连接一个单端转差分单元,各单端转差分单元的输出端为时钟产生和分相模块的各时钟输出端;

其特征在于,所述分相单元由无源功率分配器组成,无源功率分配器将输入的时钟相位等分后输出。

2.如权利要求1所述一种多通道高速并行交替ADC采样电路,其特征在于,当ADC采样电路为2通道时,分相单元为3个无源功率分配器,无源功率分配器将输入的时钟信号分为2路相位差180度的时钟信号后输出。

3.如权利要求1所述一种多通道高速并行交替ADC采样电路,其特征在于,当ADC采样电路为4通道时,分相单元由3个无源功率分配器组成2级分相;由1个无源功率分配器完成第一级分相,将输入的时钟信号分为2路相位差180度的时钟信号后输出至第2级分相;由2个无源功率分配器完成第二级分相,第二级分相的2个无源功率分配器分别将输入的时钟信号分为2路相位差90度的时钟信号后输出。

4.如权利要求1所述一种多通道高速并行交替ADC采样电路,其特征在于,所述并行ADC模块包括1个电源芯片、2的整数倍个ADC以及相同数量的缓冲器,ADC的输出端与对应缓冲器的输出端相连,电源芯片各ADC供电,提供统一的外部参考电压。

5.如权利要求1所述一种多通道高速并行交替ADC采样电路,其特征在于,数据传输模块包括数据缓存单元、数据传输单元;数据缓存单元用于缓存来自于并行ADC模块的异步时钟数据;数据传输单元用于将各个子ADC的输出进行合路,产生系统输出。

6.如权利要求1所述一种多通道高速并行交替ADC采样电路,其特征在于,数据传输模块包括数据测试单元,用于开发过程中逻辑分析仪对数据的测试。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210339516.X/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top